表目录 | 第1-7页 |
图目录 | 第7-10页 |
摘要 | 第10-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-17页 |
·课题研究背景 | 第12页 |
·国内外研究现状 | 第12-15页 |
·星载宽带变速率调制解调器的研究现状 | 第13-14页 |
·数据率转换技术研究现状 | 第14-15页 |
·本文内容和结构 | 第15-17页 |
第二章 星载宽带变速率调制解调器数据率转换的方案设计 | 第17-27页 |
·系统总体方案 | 第17-19页 |
·数据率转换方案设计 | 第19-23页 |
·数据率转换基本原理 | 第19-21页 |
·数据率转换方案设计 | 第21-23页 |
·研究平台及开发环境 | 第23-26页 |
·本章小结 | 第26-27页 |
第三章 级联积分梳状滤波器 | 第27-35页 |
·级联积分梳状滤波器(CIC)原理 | 第27-30页 |
·改进的高性能 CIC 抗混叠滤波器 | 第30-34页 |
·锐化级联积分梳状滤波(SCIC) | 第30页 |
·级联旋转锐化积分梳状滤波器(RSCIC) | 第30-32页 |
·仿真及结果分析 | 第32-34页 |
·本章小结 | 第34-35页 |
第四章 多相滤波分数倍数据率转换结构及其实现 | 第35-55页 |
·多相滤波分数倍数据率转换原理 | 第35-41页 |
·FIR 滤波器的多相表示 | 第35-36页 |
·Noble 等式 | 第36-38页 |
·多相滤波分数倍数据率转换结构 | 第38-41页 |
·多相滤波分数倍数据率转换结构的计算机仿真 | 第41-43页 |
·计算机仿真思路 | 第41-42页 |
·计算机仿真结果分析 | 第42-43页 |
·多相滤波分数倍数据率转换的硬件设计 | 第43-54页 |
·多相滤波分数倍数据率转换硬件实现结构 | 第43-54页 |
·本章小结 | 第54-55页 |
第五章 定时同步中的数据率转换及其实现 | 第55-76页 |
·定时同步中插值滤波原理 | 第55-64页 |
·数字插值滤波原理 | 第56-57页 |
·插值滤波器性能分析 | 第57-61页 |
·插值滤波器的实现 | 第61-64页 |
·定时同步中数据率转换算法的计算机仿真 | 第64-70页 |
·Gardner 定时同步算法系统模型 | 第64-67页 |
·Gardner 定时同步环路中插值算法的计算机仿真及分析 | 第67-70页 |
·定时同步硬件实现 | 第70-75页 |
·插值滤波器模块 | 第71-72页 |
·定时误差估计模块 | 第72-73页 |
·小数间隔差错计算模块 | 第73-74页 |
·总体仿真结果 | 第74-75页 |
·本章小结 | 第75-76页 |
结束语 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-81页 |
作者在学期间取得的学术成果 | 第81页 |