| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·课题研究的背景 | 第10-11页 |
| ·课题研究的来源与现状 | 第11-12页 |
| ·课题的研究内容 | 第12-14页 |
| 第2章 PTN网络中的同步时钟技术 | 第14-18页 |
| ·PTN分组传送网技术简介 | 第14-16页 |
| ·PTN分组传送网基本原理 | 第14页 |
| ·PTN分组传送网技术应用 | 第14-16页 |
| ·PTN网络中的同步时钟技术 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 第3章 IEEE1588时钟同步的FPGA硬件模块方案 | 第18-47页 |
| ·IEEE1588协议的原理 | 第18-25页 |
| ·IEEE1588协议中的时钟报文格式 | 第19页 |
| ·IEEE1588协议中的时钟类型 | 第19-23页 |
| ·IEEE1588协议中的时钟同步机制 | 第23-25页 |
| ·IEEE1588协议实现的功能模块设计 | 第25-34页 |
| ·IEEE1588模块的功能规格 | 第25-26页 |
| ·IEEE1588精准时钟源模块设计 | 第26-27页 |
| ·IEEE1588报文总体处理模块设计 | 第27-28页 |
| ·IEEE1588协议报文承载方式的解析过程 | 第28-31页 |
| ·IEEE1588协议上行模块设计 | 第31-32页 |
| ·IEEE1588协议下行模块设计 | 第32-34页 |
| ·普通时钟功能模块设计 | 第34-36页 |
| ·主时钟的普通时钟功能模块设计 | 第34-35页 |
| ·从时钟的普通时钟功能模块设计 | 第35-36页 |
| ·边界时钟功能模块设计 | 第36-37页 |
| ·端到端透明时钟功能模块设计 | 第37-41页 |
| ·端到端透明时钟模块中的Master为One-Step模式 | 第37-38页 |
| ·端到端透明时钟模块中的Master为Two-Step模式 | 第38-41页 |
| ·点到点透明时钟功能模块设计 | 第41-44页 |
| ·点到点透明时钟模块中的Master为One-Step模式 | 第41-42页 |
| ·点到点透明时钟模块中的Master为Two-Step模式 | 第42-44页 |
| ·本章小结 | 第44-47页 |
| 第4章 从时钟计时系统的同步算法设计 | 第47-62页 |
| ·从时钟时钟误差分析 | 第47页 |
| ·反馈神经网络PID调节算法 | 第47-52页 |
| ·从时钟模型的MATLAB仿真 | 第52-57页 |
| ·系统中从时钟端的仿真模型 | 第53-54页 |
| ·时钟同步控制算法的仿真模型 | 第54-57页 |
| ·仿真结果 | 第57页 |
| ·基于NIOS Ⅱ嵌入式软核的算法实现方案 | 第57-61页 |
| ·本章小结 | 第61-62页 |
| 第5章 网络抖动误差的修正 | 第62-74页 |
| ·网络中传输过程中时间戳误差的原因分析 | 第62-65页 |
| ·滤波算法的原理和FPGA硬件电路实现 | 第65-71页 |
| ·平均滤波算法的FPGA设计 | 第65-67页 |
| ·卡尔曼滤波算法的FPGA设计 | 第67-71页 |
| ·算法仿真测试 | 第71-73页 |
| ·本章小结 | 第73-74页 |
| 第6章 总结和展望 | 第74-76页 |
| 参考文献 | 第76-79页 |
| 附录 作者在攻读硕士学位期间发表的论文 | 第79页 |