直扩GMSK调制解调器的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·研究背景 | 第8页 |
| ·直扩GMSK的国内外发展现状 | 第8-10页 |
| ·本文的主要工作及内容安排 | 第10-12页 |
| 2 直扩GMSK调制解调原理 | 第12-26页 |
| ·扩频通信原理 | 第12-16页 |
| ·扩频伪随机序列 | 第12-14页 |
| ·直接序列扩频 | 第14-15页 |
| ·直接扩频系统性能分析 | 第15-16页 |
| ·GMSK调制原理 | 第16-17页 |
| ·GMSK解调原理 | 第17-24页 |
| ·GMSK解调算法 | 第17-19页 |
| ·信号检测 | 第19-22页 |
| ·载波同步 | 第22-23页 |
| ·位同步 | 第23-24页 |
| ·直扩GMSK调制解调系统 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 3 直扩GMSK调制解调器设计与仿真 | 第26-39页 |
| ·直扩调制器的设计与Matlab仿真 | 第26-28页 |
| ·帧结构设计 | 第26页 |
| ·扩频码产生 | 第26-27页 |
| ·高斯滤波器 | 第27-28页 |
| ·GMSK相位成型及中频调制 | 第28页 |
| ·解调解扩器的设计与Matlab仿真 | 第28-38页 |
| ·数字下变频 | 第28-30页 |
| ·载波同步 | 第30-31页 |
| ·非相干解调和判决 | 第31-33页 |
| ·位同步 | 第33-36页 |
| ·解扩算法 | 第36-38页 |
| ·直扩GMSK调制解调系统的级联仿真 | 第38页 |
| ·本章小结 | 第38-39页 |
| 4 直扩GMSK调制解调器硬件设计 | 第39-57页 |
| ·硬件电路方案 | 第39-40页 |
| ·主要器件的选型 | 第40-45页 |
| ·FPGA | 第40-41页 |
| ·ADC | 第41-42页 |
| ·DAC | 第42-43页 |
| ·通信接口 | 第43-44页 |
| ·外扩存储器 | 第44-45页 |
| ·核心电路设计 | 第45-50页 |
| ·ADC电路设计 | 第45-46页 |
| ·DAC及中频驱动电路设计 | 第46-47页 |
| ·外扩存储器模块设计 | 第47-48页 |
| ·电源模块设计 | 第48-49页 |
| ·通信接口电路设计 | 第49-50页 |
| ·高速PCB设计 | 第50-53页 |
| ·高速PCB设计介绍 | 第50-51页 |
| ·Cadence设计流程 | 第51-53页 |
| ·核心电路功能和性能测试 | 第53-56页 |
| ·ADC测试 | 第53-54页 |
| ·DAC测试 | 第54-55页 |
| ·光纤接口测试 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 5 直扩GMSK调制解调器的FPGA实现 | 第57-72页 |
| ·直扩GMSK调制器的FPGA实现 | 第57-62页 |
| ·调制器时钟管理 | 第57页 |
| ·数据组帧 | 第57-58页 |
| ·直接扩频模块 | 第58-59页 |
| ·高斯滤波模块 | 第59-60页 |
| ·相位调制模块 | 第60-61页 |
| ·DAC配置 | 第61-62页 |
| ·直扩GMSK解调器的FPGA实现 | 第62-69页 |
| ·ADC配置 | 第62-63页 |
| ·数字下变频模块 | 第63-64页 |
| ·载波频率同步的实现 | 第64-65页 |
| ·位同步的实现 | 第65-67页 |
| ·差分解调模块 | 第67-68页 |
| ·解扩模块的实现 | 第68-69页 |
| ·系统测试 | 第69-71页 |
| ·测试方案 | 第69-70页 |
| ·误码率测试结果 | 第70-71页 |
| ·本章小结 | 第71-72页 |
| 6 总结与展望 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-76页 |