基于FPGA全数字超高速MPSK解调技术研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
主要符号对照表 | 第7-8页 |
第1章 引言 | 第8-14页 |
·课题背景 | 第8-9页 |
·国内外研究现状 | 第9-11页 |
·国外研究现状 | 第9-10页 |
·国内研究现状 | 第10-11页 |
·课题的目的和意义 | 第11页 |
·课题的目的 | 第11页 |
·课题的意义 | 第11页 |
·论文工作的主要内容 | 第11-12页 |
·论文篇章结构 | 第12-14页 |
第2章 超高速全数字MPSK 解调系统 | 第14-20页 |
·中频MPSK 调制信号描述 | 第14-15页 |
·中频接收机简介 | 第15-16页 |
·传统的数字解调器结构 | 第16-17页 |
·高速全数字并行解调系统基本结构 | 第17-19页 |
·已实现的解调结构 | 第17-18页 |
·已实现的解调器存在的问题 | 第18-19页 |
·改进的高速并行解调结构 | 第19-20页 |
第3章 载波同步算法研究 | 第20-32页 |
·数字锁相环的原理 | 第20-21页 |
·载波恢复模块 | 第21-25页 |
·载波恢复环路分析 | 第21-24页 |
·鉴相算法 | 第24-25页 |
·载波恢复算法仿真 | 第25-32页 |
第4章 码元同步算法研究 | 第32-43页 |
·码元同步常用结构 | 第32-34页 |
·定时估计算法 | 第34-36页 |
·插值算法研究 | 第36-38页 |
·码元同步算法仿真 | 第38-43页 |
第5章 均衡算法研究 | 第43-58页 |
·信道均衡基础 | 第44-45页 |
·均衡准则 | 第45-46页 |
·迫零准则 | 第45-46页 |
·最小均方误差准则(MMSE) | 第46页 |
·自适应均衡算法 | 第46-51页 |
·LMS 均衡 | 第46-48页 |
·递归最小二乘(RLS)算法 | 第48-49页 |
·恒模算法(CMA) | 第49-50页 |
·均衡算法的选择 | 第50-51页 |
·均衡算法仿真 | 第51-58页 |
第6章 系统整体FPGA 仿真及实现 | 第58-64页 |
·FPGA 板卡介绍 | 第58-60页 |
·FPGA 实现结构 | 第60页 |
·仿真综合结果 | 第60-62页 |
·仿真结果 | 第60-62页 |
·综合资源占用率 | 第62页 |
·系统误码率测试结果 | 第62-64页 |
第7章 结论 | 第64-65页 |
参考文献 | 第65-66页 |
致谢 | 第66-67页 |
个人简历、在学期间发表的学术论文与研究成果 | 第67页 |