基于FPGA的固态IDE接口设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第1章 绪论 | 第7-11页 |
| ·课题背景和意义 | 第7-8页 |
| ·IDE 接口发展和研究现状 | 第8-9页 |
| ·课题主要内容 | 第9-10页 |
| ·本文章节安排 | 第10-11页 |
| 第2章 IDE 接口设计基础 | 第11-23页 |
| ·IDE 物理接口 | 第11-12页 |
| ·IDE 寄存器模型 | 第12-13页 |
| ·数据传输协议 | 第13-18页 |
| ·上电复位协议 | 第13-14页 |
| ·软件复位协议 | 第14-15页 |
| ·总线空闲状态 | 第15-16页 |
| ·无数据传输协议 | 第16-17页 |
| ·设备检测指令协议 | 第17-18页 |
| ·ATA 数据传输模式 | 第18-20页 |
| ·PIO 模式 | 第18页 |
| ·DMA 模式 | 第18-19页 |
| ·两种传输模式的比较 | 第19-20页 |
| ·FPGA 设计基础 | 第20-23页 |
| ·FPGA 及其设计流程 | 第20-21页 |
| ·VHDL 简介 | 第21-22页 |
| ·开发和仿真环境 | 第22-23页 |
| 第3章 IDE 主机适配器设计 | 第23-56页 |
| ·总体方案设计 | 第23-25页 |
| ·寄存器接口模块设计 | 第25-31页 |
| ·寄存器组详细描述 | 第25-28页 |
| ·模块设计 | 第28-31页 |
| ·设备控制模块 | 第31-32页 |
| ·数据缓存模块 | 第32-34页 |
| ·PIO 数据传输控制 | 第34-42页 |
| ·PIO data in 数据传输协议 | 第34-36页 |
| ·PIO data out 数据传输协议 | 第36-38页 |
| ·PIO 数据传输时序设计 | 第38-42页 |
| ·UDMA 数据传输控制 | 第42-56页 |
| ·UDMA data in 数据传输协议 | 第42-45页 |
| ·UDMA data out 数据传输协议 | 第45-46页 |
| ·UDMA 数据传输时序设计 | 第46-56页 |
| 第4章 系统调试 | 第56-60页 |
| ·嵌入式逻辑分析仪 | 第56-57页 |
| ·调试硬件电路 | 第57-58页 |
| ·系统验证 | 第58-60页 |
| 第5章 总结 | 第60-62页 |
| 参考文献 | 第62-64页 |
| 硕士期间发表论文目录 | 第64-65页 |
| 致谢 | 第65页 |