| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 1 绪论 | 第7-10页 |
| ·广播监测技术简介 | 第7页 |
| ·国内外的研究现状 | 第7-8页 |
| ·本课题研究的意义 | 第8-9页 |
| ·本课题的主要研究内容 | 第9-10页 |
| 2 广播监测系统原理概述 | 第10-14页 |
| ·调幅、调频广播信号的特点 | 第10页 |
| ·广播参数的测量原理与计算方法 | 第10-12页 |
| ·场强的测量原理和计算方法 | 第10-12页 |
| ·调幅度的测量原理和计算方法 | 第12页 |
| ·广播监测系统的基本构成 | 第12-14页 |
| 3 广播监测系统的设计方案 | 第14-17页 |
| ·系统原理及框图 | 第14页 |
| ·广播监测记录仪的设计 | 第14-17页 |
| ·广播监测记录仪的设计要求 | 第14-15页 |
| ·监测记录仪的收音板电路和监测系统框图 | 第15-17页 |
| 4 广播监测记录仪的硬件设计 | 第17-32页 |
| ·硬件设计准则 | 第17页 |
| ·各部分电路介绍 | 第17-32页 |
| ·收音及预处理部分 | 第17-25页 |
| ·信号采集部分 | 第25-30页 |
| ·监控单元的通信模块 | 第30-32页 |
| 5 信号控制处理部分 | 第32-56页 |
| ·Spartan II系列产品性能特点 | 第32-33页 |
| ·Spartan II系列产品的器件结构 | 第33-37页 |
| ·CLB模块 | 第33-34页 |
| ·IOB模块 | 第34-35页 |
| ·BlocKRAM模块 | 第35-36页 |
| ·DLL模块 | 第36-37页 |
| ·FPGA控制与处理功能介绍 | 第37页 |
| ·FPGA控制与处理电路设计 | 第37-56页 |
| ·FPGA对多路选择器CD4051控制电路 | 第37-38页 |
| ·A/D芯片MAX1108的控制电路 | 第38-41页 |
| ·语音编解码A/D芯片TLC320AD50C的控制电路 | 第41-44页 |
| ·串并转换电路 | 第44-46页 |
| ·异步FIFO电路 | 第46-50页 |
| ·UART(通用异步收发器)电路 | 第50-54页 |
| ·分频器电路 | 第54-56页 |
| 6 主控计算机的软件设计 | 第56-58页 |
| ·主控计算机的软件功能 | 第56页 |
| ·主控计算机数据处理流程图 | 第56-58页 |
| 7 FPGA调试以及系统误差分析 | 第58-61页 |
| ·FPGA调试方法选择和注意事项 | 第58-59页 |
| ·FPGA调试方法选择 | 第58页 |
| ·FPGA调试注意事项 | 第58-59页 |
| ·系统的误差分析 | 第59页 |
| ·测量结果 | 第59-61页 |
| 8 结论与展望 | 第61-62页 |
| ·结论 | 第61页 |
| ·展望 | 第61-62页 |
| 致谢 | 第62-64页 |
| 参考文献 | 第64页 |