中文摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 引言 | 第11-16页 |
·数字通信系统 | 第11-12页 |
·差错控制方式 | 第12-13页 |
·FEC 技术 | 第13-14页 |
·Super FEC 技术 | 第14-15页 |
·课题来源与本文结构 | 第15-16页 |
第二章 EFEC 17 算法研究 | 第16-42页 |
·EFEC 17 算法原理 | 第16-18页 |
·EFEC 17 实现方案 | 第18-28页 |
·EFEC 17 算法中近世代数基础 | 第28-33页 |
·BCH 码构造与相关理论研究 | 第33-42页 |
第三章 EFEC 17 算法中BCH 码编译码模块 | 第42-65页 |
·BCH 码的编码方案 | 第42-47页 |
·BCH 码的译码方案 | 第47-59页 |
·EFEC 17 算法中(900,860)BCH 码编译码实现方案 | 第59-61页 |
·译码器硬件实现的复杂度估计 | 第61-65页 |
第四章 EFEC 16 算法研究 | 第65-79页 |
·EFEC 16 帧结构 | 第65-66页 |
·LDPC 码简介 | 第66-69页 |
·LDPC 码译码算法 | 第69-73页 |
·基于近似下三角矩阵的LDPC 编码 | 第73-77页 |
·EFEC 16 算法性能研究 | 第77-79页 |
第五章 总结和展望 | 第79-81页 |
·总结 | 第79-80页 |
·展望 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-85页 |
个人简历 | 第85-86页 |