首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--解码器论文

微小卫星通信中基于FPGA的RS码编译码器的设计与实现

摘要第1-5页
Abstract第5-11页
第1章 绪论第11-17页
   ·微小卫星的发展及研究现状第11-12页
   ·微小卫星通信系统的介绍第12-14页
     ·微小卫星通信系统的组成第13-14页
     ·卫星通信系统的工作过程第14页
   ·论文课题简介第14-15页
     ·课题来源第14-15页
     ·微小卫星分系统主要技术指标第15页
   ·论文研究内容第15-17页
第2章 卫星数字通信链路的差错控制第17-23页
   ·差错控制方式第17-18页
     ·自动请求发送第17页
     ·前向纠错第17-18页
   ·信道容量第18页
   ·差错控制编码的基本概念和分类第18-20页
     ·信息码元和监督码元第18-19页
     ·许用码字和禁用码字第19页
     ·纠错码的分类第19-20页
   ·信道编码任务和实现第20-22页
     ·信道编码方案的选择第20-21页
     ·RS 码第21-22页
     ·交织编码第22页
     ·卷积码第22页
   ·小结第22-23页
第3章 RS 编译码的抗噪性能分析与仿真第23-40页
   ·RS 码第23-25页
     ·有限域第23页
     ·有限域GF (2~m ) 中元素的表示和运算第23-24页
     ·定义有限域的本原多项式第24页
     ·扩展域GF ( p~m ) 和生成多项式第24-25页
   ·RS 码编译码原理第25-27页
     ·RS 码编码原理第25-26页
     ·RS 码译码原理第26-27页
   ·抗噪性能分析第27-28页
   ·基于SystemView 仿真的RS 码编译码器的实现第28-32页
     ·SystemView 动态系统仿真软件的概述第28-29页
     ·基于SystemView 的RS 码编译码器的实现第29-32页
   ·基于C 语言仿真的RS 码译码器的实现第32-38页
     ·准备工作第32-33页
     ·编码器软件设计流程第33-34页
     ·译码器软件设计流程第34-37页
     ·软件设计时的关键问题第37-38页
   ·仿真结果第38页
   ·小结第38-40页
第4章 基于Verilog 硬件描述语言RS 码编译码电路设计与仿真第40-53页
   ·硬件描述语言Verilog 和语法特点第40页
   ·RS 码的电路设计第40-49页
     ·RS 码编码器的电路设计第40-45页
     ·RS 码译码器的电路设计第45-49页
   ·功能仿真结果第49-52页
     ·编码器和译码器仿真结果第49-51页
     ·设计时的关键问题第51-52页
   ·小结第52-53页
第5章 基于FPGA 的信道编译码器硬件平台设计与调试第53-71页
   ·RS 码硬件实现方案的选择第53-54页
   ·测试平台硬件设计第54-62页
     ·设计的要求及实现方案第54页
     ·电路基本框架第54页
     ·局部电路和相关器件的选用第54-62页
   ·FPGA 设计的流程和调试平台第62-68页
     ·FPGA 设计的基本流程第62-63页
     ·FPGA 调试平台和调试工具第63-65页
     ·系统静态测试第65-66页
     ·上电测试第66-68页
   ·RS 码编译码程序在FPGA 上的实现第68-70页
     ·在线调试第68-69页
     ·性能分析第69-70页
   ·小结第70-71页
第6章 总结与展望第71-72页
参考文献第72-74页
致谢第74-75页
在校期间发表的论文和参加的项目第75-76页
附录第76-80页
 附录A 基于FPGA 的微小卫星通信链路信道编译码验证平台第76-77页
 附录B 生成多项式为p( x )= 1+ x~2 + x~3 + x~4 + x~8 生成的GF( 2~8 )第77-80页
 附录C RS 码编译码的C 语言程序第80页
 附录D RS 码编译码的Verilog 语言程序第80页

论文共80页,点击 下载论文
上一篇:基于超近程主动防护系统的雷达关键技术研究
下一篇:企业房地产项目投资风险管理研究