摘要 | 第1-5页 |
Abstract | 第5-11页 |
第1章 绪论 | 第11-17页 |
·微小卫星的发展及研究现状 | 第11-12页 |
·微小卫星通信系统的介绍 | 第12-14页 |
·微小卫星通信系统的组成 | 第13-14页 |
·卫星通信系统的工作过程 | 第14页 |
·论文课题简介 | 第14-15页 |
·课题来源 | 第14-15页 |
·微小卫星分系统主要技术指标 | 第15页 |
·论文研究内容 | 第15-17页 |
第2章 卫星数字通信链路的差错控制 | 第17-23页 |
·差错控制方式 | 第17-18页 |
·自动请求发送 | 第17页 |
·前向纠错 | 第17-18页 |
·信道容量 | 第18页 |
·差错控制编码的基本概念和分类 | 第18-20页 |
·信息码元和监督码元 | 第18-19页 |
·许用码字和禁用码字 | 第19页 |
·纠错码的分类 | 第19-20页 |
·信道编码任务和实现 | 第20-22页 |
·信道编码方案的选择 | 第20-21页 |
·RS 码 | 第21-22页 |
·交织编码 | 第22页 |
·卷积码 | 第22页 |
·小结 | 第22-23页 |
第3章 RS 编译码的抗噪性能分析与仿真 | 第23-40页 |
·RS 码 | 第23-25页 |
·有限域 | 第23页 |
·有限域GF (2~m ) 中元素的表示和运算 | 第23-24页 |
·定义有限域的本原多项式 | 第24页 |
·扩展域GF ( p~m ) 和生成多项式 | 第24-25页 |
·RS 码编译码原理 | 第25-27页 |
·RS 码编码原理 | 第25-26页 |
·RS 码译码原理 | 第26-27页 |
·抗噪性能分析 | 第27-28页 |
·基于SystemView 仿真的RS 码编译码器的实现 | 第28-32页 |
·SystemView 动态系统仿真软件的概述 | 第28-29页 |
·基于SystemView 的RS 码编译码器的实现 | 第29-32页 |
·基于C 语言仿真的RS 码译码器的实现 | 第32-38页 |
·准备工作 | 第32-33页 |
·编码器软件设计流程 | 第33-34页 |
·译码器软件设计流程 | 第34-37页 |
·软件设计时的关键问题 | 第37-38页 |
·仿真结果 | 第38页 |
·小结 | 第38-40页 |
第4章 基于Verilog 硬件描述语言RS 码编译码电路设计与仿真 | 第40-53页 |
·硬件描述语言Verilog 和语法特点 | 第40页 |
·RS 码的电路设计 | 第40-49页 |
·RS 码编码器的电路设计 | 第40-45页 |
·RS 码译码器的电路设计 | 第45-49页 |
·功能仿真结果 | 第49-52页 |
·编码器和译码器仿真结果 | 第49-51页 |
·设计时的关键问题 | 第51-52页 |
·小结 | 第52-53页 |
第5章 基于FPGA 的信道编译码器硬件平台设计与调试 | 第53-71页 |
·RS 码硬件实现方案的选择 | 第53-54页 |
·测试平台硬件设计 | 第54-62页 |
·设计的要求及实现方案 | 第54页 |
·电路基本框架 | 第54页 |
·局部电路和相关器件的选用 | 第54-62页 |
·FPGA 设计的流程和调试平台 | 第62-68页 |
·FPGA 设计的基本流程 | 第62-63页 |
·FPGA 调试平台和调试工具 | 第63-65页 |
·系统静态测试 | 第65-66页 |
·上电测试 | 第66-68页 |
·RS 码编译码程序在FPGA 上的实现 | 第68-70页 |
·在线调试 | 第68-69页 |
·性能分析 | 第69-70页 |
·小结 | 第70-71页 |
第6章 总结与展望 | 第71-72页 |
参考文献 | 第72-74页 |
致谢 | 第74-75页 |
在校期间发表的论文和参加的项目 | 第75-76页 |
附录 | 第76-80页 |
附录A 基于FPGA 的微小卫星通信链路信道编译码验证平台 | 第76-77页 |
附录B 生成多项式为p( x )= 1+ x~2 + x~3 + x~4 + x~8 生成的GF( 2~8 ) | 第77-80页 |
附录C RS 码编译码的C 语言程序 | 第80页 |
附录D RS 码编译码的Verilog 语言程序 | 第80页 |