摘 要 | 第1-3页 |
Abstract | 第3-4页 |
目录 | 第4-6页 |
第一章 引言 | 第6-12页 |
·万兆以太网系统 | 第6-9页 |
·以太网的发展及系统介绍 | 第6-7页 |
·PMA子层介绍 | 第7-9页 |
·光纤通信系统 | 第9-11页 |
·光纤通信系统组成及概述 | 第9-10页 |
·数字光纤通信系统的主要性能指标 | 第10-11页 |
·论文组织 | 第11-12页 |
第二章 时钟产生和时钟恢复电路 | 第12-25页 |
·时钟产生和时钟恢复电路原理及实现方式 | 第12-14页 |
·时钟产生电路原理及实现方式 | 第12页 |
·时钟恢复电路(CR)原理及实现方式 | 第12-14页 |
·锁相环(PLL) | 第14-25页 |
·锁相环基本原理 | 第14-16页 |
·锁相环的几种设计思想 | 第16-19页 |
·锁相环构筑模块 | 第19-25页 |
第三章 时钟产生和恢复电路的噪声分析 | 第25-38页 |
·相位噪声的一般介绍 | 第25页 |
·相位噪声基本概念 | 第25-27页 |
·PLL相位噪声与抖动 | 第27-30页 |
·输入端相位噪声 | 第27-28页 |
·低通滤波器噪声 | 第28页 |
·VCO相位噪声与抖动 | 第28-30页 |
·不同类型VCO相位噪声的分析及改善方法 | 第30-37页 |
·环形振荡器 | 第31-34页 |
·LC振荡器 | 第34-37页 |
·相位噪声的模拟方法 | 第37-38页 |
·电源噪声的模拟 | 第37页 |
·模拟问题 | 第37-38页 |
第四章 万兆以太网中时钟产生电路的设计 | 第38-58页 |
·系统设计 | 第38-40页 |
·系统方案 | 第38页 |
·工艺选择和工艺介绍 | 第38-39页 |
·版图设计规则 | 第39-40页 |
·单元电路设计与优化 | 第40-47页 |
·输入与输出匹配 | 第40页 |
·鉴相器和低通滤波器 | 第40-41页 |
·压控振荡器 | 第41-44页 |
·分频器 | 第44-46页 |
·锁相环 | 第46-47页 |
·版图设计 | 第47-51页 |
·芯片测试 | 第51-58页 |
·测试环境 | 第51页 |
·芯片照片 | 第51-52页 |
·测试结果及分析 | 第52-58页 |
第五章 40Gb/s光通信系统时钟恢复电路中PLL的研究 | 第58-65页 |
·系统设计 | 第58页 |
·系统方案 | 第58页 |
·工艺选择和工艺介绍 | 第58页 |
·版图设计规则 | 第58页 |
·单元电路设计与优化 | 第58-62页 |
·输入与输出匹配 | 第58-59页 |
·鉴相器和低通滤波器 | 第59页 |
·压控振荡器 | 第59-61页 |
·锁相环 | 第61-62页 |
·版图设计和芯片照片 | 第62-65页 |
第六章 结论 | 第65-66页 |
致谢 | 第66-67页 |
参考文献: | 第67-69页 |
附录 | 第69-72页 |
[图片索引 | 第69-71页 |
[表格索引 | 第71-72页 |