首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文

短数据快速测频及下变频

摘要第1-8页
Abstract第8-9页
第一章 引  言第9-13页
   ·研究的背景与意义第9-10页
   ·电子侦察信号采集技术的研究现状第10-11页
   ·本文的研究工作第11-13页
第二章 全概率数字接收机的系统构成第13-16页
   ·全概率数字接收机系统构成第13-14页
   ·实验电路的组成第14-15页
   ·本章小结第15-16页
第三章 实验系统的电路设计第16-21页
   ·串口技术第16页
   ·实验系统采用的FPGA的工作电路设计第16-19页
     ·APEX系列芯片的主要特性第16-17页
     ·APEX芯片的IO端口配置第17-18页
     ·APEX芯片的配置第18页
     ·PLL的电源滤波电路第18-19页
   ·实验系统的电源管理第19页
   ·实验板的布局与布线第19-20页
   ·本章小结第20-21页
第四章 短数据快速测频第21-33页
   ·短数据测频估计方法第21-23页
     ·离散时间序列瞬时频率估计技术简介第21-22页
     ·实正弦信号的快速频率估计方法第22-23页
   ·扩展PRONY快速测频方法第23-26页
     ·扩展PRONY测频算法第23-24页
     ·数据长度N的选取第24-25页
     ·测频性能分析第25页
     ·扩展PRONY算法的优缺点第25-26页
   ·本文提出的快速测频方法第26-29页
     ·本文提出的快速测频原理第26页
     ·本文提出测频算法的性能分析第26-28页
     ·该算法的优缺点第28-29页
   ·算法的FPGA实现第29-31页
     ·扩展PRONY测频方法的实现第29-30页
     ·本文提出的快速测频方法的实现第30-31页
   ·实验结果第31-32页
     ·扩展PRONY方法测频的实验结果第31-32页
     ·本文提出的快速测频方法实验结果第32页
   ·本章小结第32-33页
第五章 多相滤波下变频的FPGA实现第33-45页
   ·概  述第33页
   ·多相滤波下变频结构第33-37页
     ·无交迭划分调谐信道和混频序列的表示第34-35页
     ·按50%交迭方式划分调谐信道第35-36页
     ·多相滤波下变频的实现结构第36-37页
   ·滤波器的FPGA实现第37-42页
     ·FIR滤波器的实现第39-42页
       ·FIR滤波器的常规实现第39-40页
       ·FIR滤波器的查表法实现第40-42页
   ·并行混频模块的FPGA实现第42页
   ·混频、滤波的FPGA总体实现第42-43页
   ·实验结果第43-44页
   ·本章小结第44-45页
第六章 各模块的控制与测试方法第45-48页
   ·单个模块的测试第45-46页
     ·RAM的实现方式第46页
     ·单个RAM做输入、输出时的接口控制第46页
   ·Matlab的串口通讯程序第46-47页
   ·Matlab的总体仿真和数据的测试。第47页
   ·本章小结第47-48页
总     结第48-50页
参考文献第50-52页
致     谢第52-53页
个人简历第53-54页

论文共54页,点击 下载论文
上一篇:基于Linux的邮件捕获系统的设计与实现
下一篇:Web OCR系统设计、实现及多平台对比与选型