基于FPGA的数字锁相放大器研究
| 致谢 | 第1-6页 |
| 摘要 | 第6-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-16页 |
| ·研究背景 | 第11页 |
| ·常见数字锁相放大器 | 第11-13页 |
| ·实验室已有数字锁相放大器 | 第13-15页 |
| ·本论文的主要工作 | 第15-16页 |
| 第2章 数字锁相放大器的指标和方案介绍 | 第16-22页 |
| ·数字锁相放大器的指标 | 第16-19页 |
| ·常见的数字锁相放大器实现方案 | 第19-21页 |
| ·模拟下变频方案 | 第19-20页 |
| ·直接数字采样方案 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第3章 数字锁相放大器的结构 | 第22-30页 |
| ·数字锁相放大器结构概述 | 第22-23页 |
| ·数字锁相放大器的各模块介绍 | 第23-29页 |
| ·前置放大器模块 | 第23-24页 |
| ·AD/DA模块 | 第24页 |
| ·FPGA中的CORDIC模块 | 第24-26页 |
| ·FPGA中的低通滤波模块 | 第26-28页 |
| ·参数收发模块 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第4章 数字锁相放大器的系统噪声分析 | 第30-46页 |
| ·系统噪声概述 | 第30页 |
| ·各模块的噪声特性分析 | 第30-44页 |
| ·数字处理部分的噪声分析 | 第30-34页 |
| ·前置低噪放的噪声分析 | 第34-36页 |
| ·AD模块的噪声分析 | 第36-43页 |
| ·DA模块的噪声分析 | 第43-44页 |
| ·系统噪声分析总结 | 第44-46页 |
| 第5章 数字锁相放大器的性能测试 | 第46-66页 |
| ·前置放大器的测试 | 第46-47页 |
| ·等效输入噪声测试 | 第47-48页 |
| ·线性度和动态范围测试 | 第48-50页 |
| ·载波噪声性能测试 | 第50-51页 |
| ·各模块的温度特性测试 | 第51-57页 |
| ·DA模块的温度特性 | 第51-52页 |
| ·AD模块的温度特性 | 第52-55页 |
| ·前置放大器的温度特性 | 第55-57页 |
| ·各模块的温度特性测试 | 第57-60页 |
| ·不含前置放大器的系统温度特性 | 第57-59页 |
| ·包含前置放大器的系统温度特性 | 第59-60页 |
| ·与SR844的对比测试 | 第60-65页 |
| ·SR844的有限量化精度现象 | 第60-64页 |
| ·基于FPGA的数字锁相放大器与SR844的对比 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 第6章 总结与展望 | 第66-68页 |
| ·总结 | 第66-67页 |
| ·展望 | 第67-68页 |
| 参考文献 | 第68-71页 |
| 作者简历 | 第71页 |