DVB_C数字解调与信道解码技术的研究
第一章 绪论 | 第1-11页 |
第一节 有线电视的发展及其现状 | 第5页 |
第二节 宽带数字化是有线电视发展必由之路 | 第5-7页 |
第三节 DVB-C数字电缆电视系统的构成 | 第7-8页 |
第四节 本项研究的内容和主要技术指标要求 | 第8-11页 |
第二章 总体电路构成以及各部分电路的原理 | 第11-27页 |
第一节 电子调谐电路系统 | 第11-16页 |
第二节 QAM数字解调方案的分析 | 第16-20页 |
第三节 信道解码部分原理分析 | 第20-27页 |
第三章 硬件电路的设计与分析 | 第27-45页 |
第一节 前端射频低噪声放大器 | 第27-31页 |
第二节 宽带调谐电路 | 第31-34页 |
第三节 中频放大电路 | 第34-35页 |
第四节 数字解调与信道解码电路的设计 | 第35-45页 |
第四章 软件设计方案与实现流程 | 第45-56页 |
第一节 软件控制设计 | 第45-51页 |
第二节 锁相环频率合成调谐系统的控制软件设计 | 第51-53页 |
第三节 数字解调与信道解码的控制软件设计 | 第53-56页 |
第五章 实验与测试结果及其分析 | 第56-63页 |
第一节 系统联机测试框图 | 第56页 |
第二节 前端微波低噪声放大器的设计计算结果 | 第56-58页 |
第三节 集成锁相环调谐器TU100设计结果 | 第58-59页 |
第四节 中放电路测试结果 | 第59-60页 |
第五节 信道解码电路调试结果分析 | 第60-63页 |
第六章 对DVB-C的进一步研究 | 第63-66页 |
结 束 语 | 第66-67页 |
附录一 锁相环频率合成器TU100 | 第67-68页 |
附录二 信道解码芯片XD200应用图 | 第68-69页 |
附录三 中放芯片HA1144内部原理图 | 第69页 |
附录四 DVB-C的有关参数 | 第69-70页 |
附录五 DVB的有关知识 | 第70-73页 |
参考文献 | 第73-75页 |
致 谢 | 第75页 |