一种快速浮点加法器的优化设计
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章 绪论 | 第10-15页 |
·课题的目的及意义 | 第10-11页 |
·浮点处理器FPU 的应用 | 第11-12页 |
·国内外FPU 发展史以及研究现状研究 | 第12-13页 |
·研究重点及创新之处 | 第13-14页 |
·本论文的结构安排 | 第14-15页 |
第二章 浮点数系统 | 第15-22页 |
·IEEE-754 标准简介 | 第15-17页 |
·IEEE-754 中的特殊值 | 第17-18页 |
·IEEE-754 中的异常 | 第18-19页 |
·IEEE-754 中的舍入模式 | 第19-20页 |
·IEEE-754 标准有关浮点误差的规定 | 第20-22页 |
第三章 浮点数加法算法及改进 | 第22-29页 |
·传统浮点加法算法 | 第22-24页 |
·双路径算法的引入 | 第24-29页 |
第四章 浮点加法器中各组件的优化设计 | 第29-49页 |
·错位并行指数比较与尾数移位的设计 | 第29-31页 |
·浮点加法器中尾数有效位加法器的改进 | 第31-39页 |
·浮点加法运算中的减法 | 第31-32页 |
·一位加法器 | 第32-33页 |
·逐位进位加法器 | 第33-34页 |
·超前进位加法器 | 第34-37页 |
·进位选择加法器 | 第37-38页 |
·复合加法器 | 第38-39页 |
·浮点加法器中前导零预测电路的改进 | 第39-43页 |
·桶形移位器的设计 | 第43-46页 |
·舍入 | 第46-49页 |
第五章 浮点加法器的仿真验证 | 第49-53页 |
·逻辑功能测试 | 第49-52页 |
·模块延时与面积报告 | 第52-53页 |
第六章 总结和展望 | 第53-55页 |
参考文献 | 第55-58页 |
致谢 | 第58-59页 |
硕士期间发表论文及取得的其他研究成果 | 第59页 |