基于FPGA的通用异步收发器的设计
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-17页 |
·课题研究的背景及意义 | 第10-11页 |
·课题研究的现状及相关技术的概况 | 第11-15页 |
·UART芯片的研究状况 | 第11-12页 |
·FPGA的特点及发展趋势 | 第12-15页 |
·主要的研究方法及研究内容 | 第15页 |
·本论文的内容结构 | 第15-17页 |
第2章 通用异步收发器的理论基础 | 第17-24页 |
·串行通信方式 | 第17-21页 |
·串行异步通信 | 第17-19页 |
·串行同步通信 | 第19-21页 |
·UART通信标准 | 第21-24页 |
第3章 UART模块的设计 | 第24-54页 |
·UART模块的基本原理 | 第24-34页 |
·UART的设计要求 | 第24页 |
·UART内部寄存器结构 | 第24-26页 |
·UART内部寄存器的定义 | 第26-34页 |
·UART各功能模块的设计 | 第34-54页 |
·发送模块 | 第35-38页 |
·接收模块 | 第38-42页 |
·波特率发生器模块 | 第42-43页 |
·线路控制和中断仲裁模块 | 第43-47页 |
·数据缓冲FIFO模块 | 第47-51页 |
·Modem控制模块 | 第51-52页 |
·环路自检选择器 | 第52-53页 |
·脉冲同步电路的设计 | 第53-54页 |
第4章 UART的综合优化及仿真验证 | 第54-70页 |
·VHDL语言的综合优化 | 第54-58页 |
·综合优化的流程 | 第54-55页 |
·可综合性的VHDL语言编程 | 第55-58页 |
·UART模块的仿真验证 | 第58-70页 |
·发送模块的仿真 | 第61-62页 |
·接收模块的仿真 | 第62-63页 |
·线路控制与中断仲裁模块的仿真 | 第63-65页 |
·同步电路的仿真 | 第65页 |
·FIFO模块的仿真 | 第65-66页 |
·UART环路自检的仿真 | 第66-69页 |
·UART模块的硬件实现 | 第69-70页 |
第5章 结束语 | 第70-72页 |
参考文献 | 第72-74页 |
附录A | 第74-75页 |
附录B | 第75-76页 |
附录C | 第76-77页 |
致谢 | 第77-78页 |
研究生履历 | 第78页 |