摘要 | 第1-11页 |
ABSTRACT | 第11-13页 |
第一章 引言 | 第13-16页 |
·课题研究背景 | 第13-14页 |
·当今世界ADC 的发展趋势 | 第14页 |
·本课题研究的目的和意义 | 第14-15页 |
·论文的结构安排 | 第15-16页 |
第二章 常用ADC 结构及性能参数 | 第16-27页 |
·常用ADC 结构 | 第16-23页 |
·并行结构ADC | 第16-17页 |
·折叠式ADC | 第17-18页 |
·时间交叉结构ADC | 第18-19页 |
·逐次逼近型ADC | 第19页 |
·ΔΣ过采样ADC | 第19-20页 |
·流水线式ADC | 第20-23页 |
·流水线ADC 的性能参数 | 第23-27页 |
·静态特性 | 第23-26页 |
·动态特性 | 第26-27页 |
第三章 流水线ADC 的误差分析和Matlab 建模 | 第27-45页 |
·流水线ADC 中存在的各种误差分析 | 第27-35页 |
·采样保持电路的误差分析 | 第27-29页 |
·MDAC 电路的误差分析 | 第29-32页 |
·Sub-ADC 误差 | 第32-33页 |
·误差的控制和设计精度 | 第33-35页 |
·流水线ADC 的Matlab 建模 | 第35-38页 |
·数字校正技术 | 第38-42页 |
·数字校正技术的原理 | 第39-40页 |
·1.5 位流水线结构及数字校正实现 | 第40-42页 |
·流水线ADC 的结构 | 第42-45页 |
第四章 流水线ADC 的关键电路技术 | 第45-82页 |
·采样保持电路的结构和关键技术 | 第45-53页 |
·底极板采样技术 | 第45-46页 |
·各种开关的设计 | 第46-50页 |
·采样保持电路的结构 | 第50-52页 |
·增益提升技术 | 第52-53页 |
·运算放大器的设计 | 第53-69页 |
·运放结构的选取 | 第54-59页 |
·运放的电路设计 | 第59-69页 |
·余量增益电路的设计 | 第69-71页 |
·开关电容比较器的设计 | 第71-75页 |
·数字校正电路的设计 | 第75-76页 |
·12 bits 100Msps ADC 的模拟结果 | 第76-82页 |
第五章 12 bits 100Msps 物理设计与实现 | 第82-91页 |
·高速ADC 版图实现的考虑 | 第82-85页 |
·系统布局 | 第82-83页 |
·实际版图的设计考虑 | 第83-85页 |
·12 bits 100Msps ADC 的版图实现 | 第85-91页 |
·运算放大器的版图实现 | 第85页 |
·采样保持和比较器电路的版图实现 | 第85-87页 |
·1.5 位/级电路版图实现 | 第87-88页 |
·整体12 bits 100Msps ADC 版图实现 | 第88-91页 |
第六章 结束语 | 第91-93页 |
·回顾与总结 | 第91-92页 |
·未来展望 | 第92-93页 |
致谢 | 第93-94页 |
参考文献 | 第94-98页 |
作者在学期间取得的学术成果 | 第98页 |