首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

12位100MSPS Pipeline ADC的设计与实现

摘要第1-11页
ABSTRACT第11-13页
第一章 引言第13-16页
   ·课题研究背景第13-14页
   ·当今世界ADC 的发展趋势第14页
   ·本课题研究的目的和意义第14-15页
   ·论文的结构安排第15-16页
第二章 常用ADC 结构及性能参数第16-27页
   ·常用ADC 结构第16-23页
     ·并行结构ADC第16-17页
     ·折叠式ADC第17-18页
     ·时间交叉结构ADC第18-19页
     ·逐次逼近型ADC第19页
     ·ΔΣ过采样ADC第19-20页
     ·流水线式ADC第20-23页
   ·流水线ADC 的性能参数第23-27页
     ·静态特性第23-26页
     ·动态特性第26-27页
第三章 流水线ADC 的误差分析和Matlab 建模第27-45页
   ·流水线ADC 中存在的各种误差分析第27-35页
     ·采样保持电路的误差分析第27-29页
     ·MDAC 电路的误差分析第29-32页
     ·Sub-ADC 误差第32-33页
     ·误差的控制和设计精度第33-35页
   ·流水线ADC 的Matlab 建模第35-38页
   ·数字校正技术第38-42页
     ·数字校正技术的原理第39-40页
     ·1.5 位流水线结构及数字校正实现第40-42页
   ·流水线ADC 的结构第42-45页
第四章 流水线ADC 的关键电路技术第45-82页
   ·采样保持电路的结构和关键技术第45-53页
     ·底极板采样技术第45-46页
     ·各种开关的设计第46-50页
     ·采样保持电路的结构第50-52页
     ·增益提升技术第52-53页
   ·运算放大器的设计第53-69页
     ·运放结构的选取第54-59页
     ·运放的电路设计第59-69页
   ·余量增益电路的设计第69-71页
   ·开关电容比较器的设计第71-75页
   ·数字校正电路的设计第75-76页
   ·12 bits 100Msps ADC 的模拟结果第76-82页
第五章 12 bits 100Msps 物理设计与实现第82-91页
   ·高速ADC 版图实现的考虑第82-85页
     ·系统布局第82-83页
     ·实际版图的设计考虑第83-85页
   ·12 bits 100Msps ADC 的版图实现第85-91页
     ·运算放大器的版图实现第85页
     ·采样保持和比较器电路的版图实现第85-87页
     ·1.5 位/级电路版图实现第87-88页
     ·整体12 bits 100Msps ADC 版图实现第88-91页
第六章 结束语第91-93页
   ·回顾与总结第91-92页
   ·未来展望第92-93页
致谢第93-94页
参考文献第94-98页
作者在学期间取得的学术成果第98页

论文共98页,点击 下载论文
上一篇:应用于IEEE802.11a的5GHz LC_Tank PLL的设计与实现
下一篇:基于QX多核芯片的层次化物理设计