摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-13页 |
1.1 研究背景 | 第10页 |
1.2 研究现状 | 第10-12页 |
1.3 本文主要内容 | 第12-13页 |
第二章 阵列测向算法基础 | 第13-16页 |
2.1 引言 | 第13页 |
2.2 阵列测向算法模型 | 第13-14页 |
2.3 阵列测向算法硬件实现的问题 | 第14-15页 |
2.4 阵列测向系统的模块划分 | 第15-16页 |
第三章 通道校正和通道同步 | 第16-24页 |
3.1 引言 | 第16页 |
3.2 多通道的幅相校正 | 第16-21页 |
3.2.1 多通道幅相校正原理 | 第16-19页 |
3.2.2 多通道幅相校正效果 | 第19-21页 |
3.3 通道的同步 | 第21-22页 |
3.4 幅相校正和通道同步的硬件测试 | 第22-23页 |
3.5 本章结语 | 第23-24页 |
第四章 复数矩阵的JACOBI算法 | 第24-44页 |
4.1 引言 | 第24页 |
4.2 实对称矩阵JACOBI算法 | 第24-27页 |
4.3 CORDIC算法 | 第27-29页 |
4.4 CORDIC旋转实现实对称矩阵的JACOBI算法 | 第29-30页 |
4.5 复共轭对称矩阵的JACOBI算法 | 第30-33页 |
4.6 CORDIC旋转实现复共轭对称矩阵的JACOBI算法 | 第33-37页 |
4.7 算法仿真 | 第37-43页 |
4.8 本章结语 | 第43-44页 |
第五章 复数矩阵EVD的FPGA实现 | 第44-55页 |
5.1 引言 | 第44页 |
5.2 CORDIC旋转的实现 | 第44-45页 |
5.3 JACOBI旋转的实现结构 | 第45-48页 |
5.4 基于6阶矩阵的EVD模块实现 | 第48-51页 |
5.5 EVD模块的软件仿真 | 第51-53页 |
5.5.1 System Generator简介 | 第51-52页 |
5.5.2 EVD模块的硬件仿真 | 第52页 |
5.5.3 速度和占用资源分析 | 第52-53页 |
5.6 本章结语 | 第53-55页 |
第六章 阵列测向算法的FPGA实现 | 第55-67页 |
6.1 MUSIC算法 | 第55-56页 |
6.2 协方差模块 | 第56-57页 |
6.3 零谱计算模块 | 第57-61页 |
6.3.1 传统的零谱计算方法 | 第58-59页 |
6.3.2 改进的零谱计算方法 | 第59-61页 |
6.4 MUSIC算法的FPGA实现 | 第61页 |
6.5 MUSIC算法的硬件仿真 | 第61-63页 |
6.6 MUSIC算法的硬件测试 | 第63-66页 |
6.7 本章结语 | 第66-67页 |
第七章 总结和展望 | 第67-69页 |
7.1 全文总结 | 第67页 |
7.2 展望 | 第67-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-72页 |