摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-17页 |
1.1 课题研究背景和应用意义 | 第10-12页 |
1.2 国内外研究现状和发展趋势 | 第12-14页 |
1.2.1 任意波形信号源的研究现状 | 第12-14页 |
1.2.2 任意波形信号源的发展趋势 | 第14页 |
1.3 通用电压模拟板卡要求 | 第14-15页 |
1.4 设计指标、任务及章节安排 | 第15-16页 |
1.5 本章小结 | 第16-17页 |
第二章 任意波形信号源整体方案和任意波形产生软件介绍 | 第17-26页 |
2.1 频率合成技术 | 第17-20页 |
2.2 大容量存储方案 | 第20-21页 |
2.3 模拟通道方案 | 第21页 |
2.4 整体方案设计 | 第21-23页 |
2.5 任意波形编辑软件介绍 | 第23-25页 |
2.5.1 波形的产生方式 | 第23-24页 |
2.5.2 任意波形的编辑和处理 | 第24-25页 |
2.6 本章小结 | 第25-26页 |
第三章 任意波形信号源硬件设计 | 第26-48页 |
3.1 D/A模块设计 | 第26-29页 |
3.2 存储模块设计 | 第29-37页 |
3.2.1 DDR2 SDRAM的主要特点和操作 | 第30-35页 |
3.2.2 MT47H32M16介绍 | 第35-36页 |
3.2.3 MT47H32M16布线设计 | 第36-37页 |
3.3 模拟通道设计 | 第37-42页 |
3.3.1 滤波器的设计 | 第37-40页 |
3.3.2 调幅模块的设计 | 第40-41页 |
3.3.3 功率放大电路设计 | 第41-42页 |
3.4 FPGA模块设计 | 第42-44页 |
3.5 电源模块设计 | 第44-47页 |
3.6 本章小结 | 第47-48页 |
第四章 FPGA逻辑设计 | 第48-65页 |
4.1 本地总线接.模块 | 第48-51页 |
4.1.1 任意波形信号源本地总线介绍 | 第48-49页 |
4.1.2 本地总线接.模块设计 | 第49-51页 |
4.2 DDS相关模块的设计 | 第51-57页 |
4.2.1 常规波形查找表产生模块 | 第51-52页 |
4.2.2 波形选择模块 | 第52-53页 |
4.2.3 分频模块 | 第53-55页 |
4.2.4 相位累加器模块 | 第55-57页 |
4.3 DDR2 SDRAM控制器设计 | 第57-63页 |
4.3.1 DDR2 SDRAM主控制器模块 | 第57-59页 |
4.3.2 DDR2 SDRAM用户应用层设计 | 第59-63页 |
4.4 数据处理 | 第63-64页 |
4.5 本章小结 | 第64-65页 |
第五章 系统调试与验证 | 第65-71页 |
5.1 测试平台的搭建 | 第65页 |
5.2 测试过程 | 第65-70页 |
5.2.1 功能测试 | 第66-68页 |
5.2.2 波形幅度精度测试 | 第68-70页 |
5.3 本章小结 | 第70-71页 |
第六章 结论与展望 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |