摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第11-17页 |
1.1 研究背景与意义 | 第11-12页 |
1.2 国内外研究现状 | 第12-15页 |
1.2.1 国外研究现状 | 第12页 |
1.2.2 国内研究现状 | 第12-15页 |
1.2.2.1 结构设计 | 第12-13页 |
1.2.2.2 平台设计 | 第13-15页 |
1.2.2.3 IEC61850 建模 | 第15页 |
1.3 本文主要研究内容 | 第15-17页 |
第二章 基于微机保护装置的故障录波测距系统 | 第17-41页 |
2.1 故障录波测距系统体系架构 | 第17-26页 |
2.1.1 故障录波测距系统站间体系架构 | 第18-20页 |
2.1.1.1 协议选择 | 第18页 |
2.1.1.2 L2TP报文格式 | 第18-19页 |
2.1.1.3 隧道技术实现 | 第19-20页 |
2.1.2 故障录波测距系统站内体系架构 | 第20-26页 |
2.1.2.1 通信网络结构 | 第21-23页 |
2.1.2.2 减小时延措施 | 第23-25页 |
2.1.2.3 过程层组网方式 | 第25-26页 |
2.2 故障录波测距系统硬件平台设计与搭建 | 第26-29页 |
2.2.1 处理器选型 | 第26页 |
2.2.2 硬件平台总体设计 | 第26-28页 |
2.2.3 硬件平台搭建 | 第28-29页 |
2.3 故障录波测距系统软件平台设计与搭建 | 第29-35页 |
2.3.1 嵌入式Linux操作系统选择与开发 | 第31-34页 |
2.3.1.1 操作系统选择 | 第31页 |
2.3.1.2 Linux驱动程序开发 | 第31-34页 |
2.3.2 文件系统选择与开发 | 第34-35页 |
2.4 故障录波测距 | 第35-40页 |
2.4.1 故障录波测距程序 | 第35-37页 |
2.4.2 时频域双端故障测距 | 第37-40页 |
2.5 本章小结 | 第40-41页 |
第三章 故障录波测距系统IEC61850 建模及通信实现 | 第41-61页 |
3.1 IEC61850 信息建模方法概述 | 第41-42页 |
3.2 故障录波测距系统信息建模 | 第42-48页 |
3.2.1 功能分层分解 | 第43-44页 |
3.2.2 逻辑节点建模 | 第44-47页 |
3.2.2.1 电流互感器转发逻辑节点TCTR | 第45页 |
3.2.2.2 扰动记录管理逻辑节点RDRE | 第45-46页 |
3.2.2.3 扰动记录模拟通道逻辑节点RADR | 第46页 |
3.2.2.4 扰动记录状态量逻辑节点RBDR | 第46-47页 |
3.2.2.5 故障测距逻辑节点RFLO | 第47页 |
3.2.3 逻辑设备及服务器建模 | 第47-48页 |
3.3 SCL文件配置 | 第48-52页 |
3.3.1 站内SCL文件配置 | 第48-51页 |
3.3.2 站间SCL文件配置 | 第51-52页 |
3.4 IEC61850 通信分析及其实现 | 第52-60页 |
3.4.1 GOOSE技术分析及其实现 | 第53-57页 |
3.4.1.1 GOOSE实现机制 | 第53-54页 |
3.4.1.2 GOOSE报文帧格式 | 第54页 |
3.4.1.3 GOOSE报文发送方案设计 | 第54-55页 |
3.4.1.4 GOOSE报文接收方案设计 | 第55-57页 |
3.4.2 SV技术及其实现 | 第57-60页 |
3.4.2.1 SV技术 | 第57页 |
3.4.2.2 SV报文帧格式 | 第57-58页 |
3.4.2.3 SV报文发送方案设计 | 第58-59页 |
3.4.2.4 SV报文接收方案设计 | 第59-60页 |
3.5 本章小结 | 第60-61页 |
第四章 故障录波测距系统测试 | 第61-71页 |
4.1 基于RTDS的系统测试平台 | 第61-62页 |
4.2 RSCAD仿真模型 | 第62-67页 |
4.2.1 电力系统仿真模型 | 第62-64页 |
4.2.2 智能断路器仿真模型 | 第64-65页 |
4.2.3 合并单元仿真模型 | 第65-67页 |
4.3 故障录波测试 | 第67-68页 |
4.4 故障测距测试 | 第68-70页 |
4.5 本章小结 | 第70-71页 |
结论 | 第71-72页 |
参考文献 | 第72-76页 |
攻读硕士学位期间取得的研究成果 | 第76-77页 |
致谢 | 第77-78页 |
附件 | 第78页 |