扩频通信系统及其同步技术的研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
缩略词表 | 第13-14页 |
第一章 绪论 | 第14-19页 |
1.1 引言 | 第14-17页 |
1.1.1 扩频技术简介 | 第14-16页 |
1.1.2 扩频技术研究背景与现状 | 第16-17页 |
1.2 扩频通信技术类型 | 第17-18页 |
1.3 本文的主要工作和结构安排 | 第18-19页 |
第二章 直接序列扩频通信系统 | 第19-27页 |
2.1 直接序列扩频技术 | 第19-20页 |
2.2 伪随机序列 | 第20-21页 |
2.3 直接序列扩频通信系统框图 | 第21-26页 |
2.3.1 发送端 | 第21-22页 |
2.3.2 接收端 | 第22-24页 |
2.3.3 接收端工作状态 | 第24页 |
2.3.4 扩频通信系统的同步问题 | 第24-26页 |
2.4 本章小结 | 第26-27页 |
第三章 直接序列扩频通信系统同步算法 | 第27-50页 |
3.1 同步不确定性的来源 | 第27页 |
3.2 扩频码捕获 | 第27-33页 |
3.2.1 串行搜索捕获法 | 第28-29页 |
3.2.2 并行搜索捕获法 | 第29-30页 |
3.2.3 匹配滤波器捕获法 | 第30-32页 |
3.2.4 扩频码捕获法的性能分析 | 第32-33页 |
3.3 载波同步 | 第33-40页 |
3.3.1 载波同步偏差对系统性能的影响 | 第34-35页 |
3.3.2 载波同步算法 | 第35页 |
3.3.3 频偏估计器 | 第35-38页 |
3.3.4 锁相环 | 第38-40页 |
3.4 系统同步方案设计 | 第40-45页 |
3.4.1 训练序列辅助同步 | 第41-42页 |
3.4.2 帧同步 | 第42页 |
3.4.3 载波捕获 | 第42-44页 |
3.4.4 载波跟踪 | 第44-45页 |
3.5 系统仿真 | 第45-49页 |
3.5.1 发送端 | 第45-46页 |
3.5.2 接收端 | 第46-49页 |
3.6 本章小结 | 第49-50页 |
第四章 直接序列扩频通信系统的FPGA实现 | 第50-73页 |
4.1 浮点到定点的转换 | 第50页 |
4.2 系统发送端设计与实现 | 第50-53页 |
4.2.1 发送端扩频信号生成模块 | 第51-52页 |
4.2.2 成形滤波器模块 | 第52-53页 |
4.2.3 载波调制模块 | 第53页 |
4.3 系统接收端设计与实现 | 第53-68页 |
4.3.1 CORDIC模块 | 第54-57页 |
4.3.2 载波解调模块 | 第57页 |
4.3.3 相偏、频偏添加模块 | 第57-59页 |
4.3.4 同步模块 | 第59-66页 |
4.3.5 匹配滤波与解扩模块 | 第66页 |
4.3.6 载波跟踪模块 | 第66-68页 |
4.3.7 解映射模块 | 第68页 |
4.4 功能验证与性能分析 | 第68-72页 |
4.4.1 浮点与定点系统性能 | 第68页 |
4.4.2 模块代码功能验证 | 第68-70页 |
4.4.3 下板测试 | 第70-72页 |
4.5 本章小结 | 第72-73页 |
第五章 总结与展望 | 第73-75页 |
5.1 论文工作总结 | 第73页 |
5.2 工作展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
个人简历、攻读硕士学位期间取得的成果 | 第78-79页 |