基于零中频技术的MIMO SC-FDE系统平台的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-17页 |
1.1 课题的研究背景与意义 | 第10-12页 |
1.2 相关技术的国内外研究现状 | 第12-15页 |
1.2.1 MIMO与SCFDE技术的发展情况 | 第12-13页 |
1.2.2 FPGA技术的发展 | 第13-14页 |
1.2.3 零中频技术的发展 | 第14-15页 |
1.3 本文主要研究内容 | 第15-17页 |
1.3.1 研究任务 | 第15页 |
1.3.2 论文结构及主要内容 | 第15-17页 |
第二章 平台的整体设计 | 第17-27页 |
2.1 以FPGA为主体的核心处理模块 | 第17-20页 |
2.2 时钟管理模块 | 第20-23页 |
2.2.1 时钟源选型 | 第21-22页 |
2.2.2 时钟管理芯片AD9523芯片 | 第22-23页 |
2.3 辅助控制模块 | 第23-26页 |
2.3.1 辅助控制系统的硬件连接 | 第24-25页 |
2.3.2 辅助控制系统的控制流程 | 第25-26页 |
2.4 本章小结 | 第26-27页 |
第三章 平台的收发链路设计与实现 | 第27-41页 |
3.1 中频结构发射/接收信号链路概述 | 第27-33页 |
3.1.1 发射信号链路 | 第27-31页 |
3.1.2 接收信号链路 | 第31-33页 |
3.2 零中频结构发射/接收信号链路概述 | 第33-39页 |
3.2.1 AD9361特点及原理 | 第34-36页 |
3.2.2 AD9361的接入与配置 | 第36-39页 |
3.3 平台的实现 | 第39-40页 |
3.4 本章小结 | 第40-41页 |
第四章 平台收发信号性能验证与质量分析 | 第41-52页 |
4.1 收发信号的质量测试与分析 | 第41-47页 |
4.1.1 数据采集以及收发环回测试 | 第41-44页 |
4.1.2 对收发信号进行EVM分析 | 第44-47页 |
4.2 搭载MIMO-SCFDE系统的性能验证 | 第47-51页 |
4.3 本章小结 | 第51-52页 |
第五章 总结与展望 | 第52-54页 |
5.1 工作总结 | 第52-53页 |
5.2 研究展望 | 第53-54页 |
参考文献 | 第54-56页 |
致谢 | 第56页 |