摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-17页 |
·研究工作的背景和发展动态 | 第7-15页 |
·多载波信号频分分路技术简介 | 第7-10页 |
·FPGA发展动态 | 第10-12页 |
·FPGA硬件设计流程 | 第12-13页 |
·FPGA设计的优化 | 第13-15页 |
·研究工作的主要内容 | 第15-17页 |
第二章 基于均匀DFT滤波器组的数字分路技术原理 | 第17-27页 |
·滤波器组的一般概念和定义 | 第17-20页 |
·基于均匀DFT滤波器组的短时傅里叶分析器原理 | 第20-26页 |
·基于复调制器的滤波器组解释 | 第20-21页 |
·有效实现K=MI情况DFT滤波器组的多相滤波结构 | 第21-23页 |
·有效实现DFT滤波器组的加权叠接相加结构 | 第23-25页 |
·多相滤波结构和加权叠接-相加结构的比较 | 第25-26页 |
·小结 | 第26-27页 |
第三章 基于MATLAB的数字分路算法仿真 | 第27-37页 |
·技术要求 | 第27-28页 |
·信号参数要求 | 第27页 |
·速率及位数要求 | 第27-28页 |
·基于MATLAB的多相滤波结构的数字分路算法仿真 | 第28-32页 |
·基于多相滤波的数字分路算法结构 | 第28-29页 |
·滤波器设计 | 第29-30页 |
·输入信号仿真 | 第30页 |
·输出信号仿真 | 第30-32页 |
·基于MATLAB的加权叠接-相加结构的数字分路算法仿真 | 第32-35页 |
·基于加权叠接-相加的数字分路算法结构 | 第32页 |
·滤波器设计 | 第32页 |
·输入信号仿真 | 第32页 |
·输出信号仿真 | 第32-35页 |
·多相滤波结构和加权叠接-相加结构仿真结果的比较 | 第35页 |
·小结 | 第35-37页 |
第四章 基于多相滤波结构的数字分路算法的FPGA实现 | 第37-53页 |
·多相滤波结构数字分路FPGA总体设计框图 | 第37-38页 |
·时钟模块的FPGA实现 | 第38-39页 |
·串并转换模块的FPGA实现 | 第39-40页 |
·多相滤波模块的FPGA实现 | 第40-42页 |
·32 点FFT变换模块的FPGA实现 | 第42-48页 |
·8 点FFT变换模块的FPGA实现 | 第43-45页 |
·系数调整模块的FPGA实现 | 第45-47页 |
·4 点FFT变换模块的FPGA实现 | 第47-48页 |
·整个数字分路模块的FPGA实现 | 第48-52页 |
·小结 | 第52-53页 |
第五章 基于加权叠接-相加结构数字分路算法的FPGA实现 | 第53-75页 |
·加权叠接-相加结构数字分路FPGA总体设计框图 | 第53-54页 |
·时钟模块的FPGA实现 | 第54-55页 |
·乒乓转换模块的FPGA实现 | 第55-57页 |
·滤波系数相乘模块的FPGA实现 | 第57-59页 |
·混叠相加模块的FPGA实现 | 第59-61页 |
·串并转换模块的FPGA实现 | 第61-65页 |
·循环移位模块的FPGA实现 | 第65-68页 |
·32 点FFT变换模块的FPGA实现 | 第68-69页 |
·整个数字分路模块的FPGA实现 | 第69-73页 |
·小结 | 第73-75页 |
第六章 总结与展望 | 第75-77页 |
·两种实现结构的比较 | 第75页 |
·论文总结 | 第75-76页 |
·研究展望 | 第76-77页 |
致谢 | 第77-79页 |
参考文献 | 第79-83页 |
在读期间的研究成果 | 第83-84页 |