首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的高速数字分路算法的研究和实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-17页
   ·研究工作的背景和发展动态第7-15页
     ·多载波信号频分分路技术简介第7-10页
     ·FPGA发展动态第10-12页
     ·FPGA硬件设计流程第12-13页
     ·FPGA设计的优化第13-15页
   ·研究工作的主要内容第15-17页
第二章 基于均匀DFT滤波器组的数字分路技术原理第17-27页
   ·滤波器组的一般概念和定义第17-20页
   ·基于均匀DFT滤波器组的短时傅里叶分析器原理第20-26页
     ·基于复调制器的滤波器组解释第20-21页
     ·有效实现K=MI情况DFT滤波器组的多相滤波结构第21-23页
     ·有效实现DFT滤波器组的加权叠接相加结构第23-25页
     ·多相滤波结构和加权叠接-相加结构的比较第25-26页
   ·小结第26-27页
第三章 基于MATLAB的数字分路算法仿真第27-37页
   ·技术要求第27-28页
     ·信号参数要求第27页
     ·速率及位数要求第27-28页
   ·基于MATLAB的多相滤波结构的数字分路算法仿真第28-32页
     ·基于多相滤波的数字分路算法结构第28-29页
     ·滤波器设计第29-30页
     ·输入信号仿真第30页
     ·输出信号仿真第30-32页
   ·基于MATLAB的加权叠接-相加结构的数字分路算法仿真第32-35页
     ·基于加权叠接-相加的数字分路算法结构第32页
     ·滤波器设计第32页
     ·输入信号仿真第32页
     ·输出信号仿真第32-35页
   ·多相滤波结构和加权叠接-相加结构仿真结果的比较第35页
   ·小结第35-37页
第四章 基于多相滤波结构的数字分路算法的FPGA实现第37-53页
   ·多相滤波结构数字分路FPGA总体设计框图第37-38页
   ·时钟模块的FPGA实现第38-39页
   ·串并转换模块的FPGA实现第39-40页
   ·多相滤波模块的FPGA实现第40-42页
   ·32 点FFT变换模块的FPGA实现第42-48页
     ·8 点FFT变换模块的FPGA实现第43-45页
     ·系数调整模块的FPGA实现第45-47页
     ·4 点FFT变换模块的FPGA实现第47-48页
   ·整个数字分路模块的FPGA实现第48-52页
   ·小结第52-53页
第五章 基于加权叠接-相加结构数字分路算法的FPGA实现第53-75页
   ·加权叠接-相加结构数字分路FPGA总体设计框图第53-54页
   ·时钟模块的FPGA实现第54-55页
   ·乒乓转换模块的FPGA实现第55-57页
   ·滤波系数相乘模块的FPGA实现第57-59页
   ·混叠相加模块的FPGA实现第59-61页
   ·串并转换模块的FPGA实现第61-65页
   ·循环移位模块的FPGA实现第65-68页
   ·32 点FFT变换模块的FPGA实现第68-69页
   ·整个数字分路模块的FPGA实现第69-73页
   ·小结第73-75页
第六章 总结与展望第75-77页
   ·两种实现结构的比较第75页
   ·论文总结第75-76页
   ·研究展望第76-77页
致谢第77-79页
参考文献第79-83页
在读期间的研究成果第83-84页

论文共84页,点击 下载论文
上一篇:减小屏蔽室环境下辐射发射测试误差的研究
下一篇:固体激光器阶梯掺杂晶体研究