10-18GHz宽带频率合成器设计研究
| 摘要 | 第4-5页 |
| ABSTRACT | 第5页 |
| 1 绪论 | 第8-14页 |
| 1.1 频率合成技术简介 | 第8-11页 |
| 1.2 研究背景及意义 | 第11-12页 |
| 1.3 国内外研究现状 | 第12-13页 |
| 1.4 本文主要内容 | 第13-14页 |
| 2 锁相环(PLL)技术理论 | 第14-39页 |
| 2.1 锁相环(PLL)原理 | 第14-15页 |
| 2.2 振荡器 | 第15-21页 |
| 2.3 倍频器 | 第21-24页 |
| 2.4 锁相环(PLL)相位噪声分析 | 第24-34页 |
| 2.5 锁相环(PLL)杂散特性分析 | 第34-38页 |
| 2.6 本章小结 | 第38-39页 |
| 3 频率合成器方案分析及系统设计 | 第39-55页 |
| 3.1 频率合成器设计要求 | 第39-40页 |
| 3.2 设计方案分析及选择 | 第40-50页 |
| 3.3 整数PLL环环外倍频合成器设计 | 第50-54页 |
| 3.4 本章小结 | 第54-55页 |
| 4 频率合成器样机测试 | 第55-64页 |
| 4.1 样机测试准备 | 第55-56页 |
| 4.2 合成器输出步进及输出范围测试 | 第56-57页 |
| 4.3 合成器输出相噪测试 | 第57-58页 |
| 4.4 合成器输出杂散测试 | 第58-60页 |
| 4.5 合成器频率转换时间测试 | 第60页 |
| 4.6 合成器谐波抑制测试 | 第60-62页 |
| 4.7 合成器改进方案讨论 | 第62-63页 |
| 4.8 本章小结 | 第63-64页 |
| 5 总结 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |