一种基于压缩感知的降采样模拟信息转换器研究与设计
| 摘要 | 第4-5页 |
| ABSTRACT | 第5页 |
| 1 绪论 | 第8-11页 |
| 1.1 研究背景及意义 | 第8-9页 |
| 1.2 国内外研究现状 | 第9-10页 |
| 1.3 论文主要内容与结构 | 第10-11页 |
| 2 模拟信息转换器设计背景 | 第11-18页 |
| 2.1 压缩感知理论 | 第11-14页 |
| 2.2 典型的AIC结构 | 第14-17页 |
| 2.3 本章小结 | 第17-18页 |
| 3 两级SH模拟信息转换器结构设计 | 第18-26页 |
| 3.1 随机二进制矩阵采样原理 | 第18-21页 |
| 3.2 系统构架 | 第21页 |
| 3.3 AIC结构设计 | 第21-25页 |
| 3.4 信息重建 | 第25页 |
| 3.5 本章小结 | 第25-26页 |
| 4 系统实现 | 第26-37页 |
| 4.1 系统结构 | 第26页 |
| 4.2 AIC硬件电路设计 | 第26-30页 |
| 4.3 混合时序控制 | 第30-34页 |
| 4.4 信息重建 | 第34-36页 |
| 4.5 本章小结 | 第36-37页 |
| 5 实验测量及数据分析 | 第37-45页 |
| 5.1 实验平台 | 第37-38页 |
| 5.2 系统性能 | 第38-43页 |
| 5.3 本章小结 | 第43-45页 |
| 6 总结与展望 | 第45-47页 |
| 6.1 全文总结 | 第45-46页 |
| 6.2 课题展望 | 第46-47页 |
| 致谢 | 第47-48页 |
| 参考文献 | 第48-51页 |