基于FPGA的红外图像处理系统的硬件设计及实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
缩略词表 | 第13-14页 |
第一章 绪论 | 第14-18页 |
1.1 红外成像技术的发展及分类 | 第14-16页 |
1.2 红外图像处理系统研究现状与趋势 | 第16页 |
1.3 本文主要工作 | 第16-17页 |
1.4 内容安排 | 第17页 |
1.5 本章小节 | 第17-18页 |
第二章 红外图像处理系统硬件总体设计方案 | 第18-29页 |
2.1 系统硬件结构原理图 | 第18页 |
2.2 系统任务概述 | 第18-19页 |
2.3 系统需求 | 第19页 |
2.3.1 系统功能概述 | 第19页 |
2.3.2 系统技术指标 | 第19页 |
2.4 系统各模块器件选型及软件介绍 | 第19-28页 |
2.4.1 图像输入芯片 | 第19-20页 |
2.4.2 图像输出芯片 | 第20页 |
2.4.3 图像显示模块 | 第20页 |
2.4.4 图像存储芯片 | 第20-21页 |
2.4.5 FPGA芯片选择 | 第21-22页 |
2.4.6 DSP芯片选择 | 第22-24页 |
2.4.7 系统开发软件 | 第24-28页 |
2.5 本章小节 | 第28-29页 |
第三章 红外图像处理系统电路设计 | 第29-43页 |
3.1 视频信号概述 | 第29-30页 |
3.1.1 模拟信号 | 第29页 |
3.1.2 数字信号 | 第29页 |
3.1.3 视频信号制式 | 第29-30页 |
3.2 红外信号处理流程 | 第30页 |
3.3 图像输入电路设计 | 第30-33页 |
3.3.1 译码芯片介绍 | 第30-31页 |
3.3.2 ITU-RBT.656标准 | 第31-32页 |
3.3.3 视频解码芯片的电路连接 | 第32-33页 |
3.4 FPGA模块设计 | 第33-35页 |
3.4.1 FPGA的配置 | 第33-34页 |
3.4.2 配置的电路连线图 | 第34-35页 |
3.5 存储电路设计 | 第35-37页 |
3.5.1 SDRAM | 第35-36页 |
3.5.2 SRAM | 第36-37页 |
3.6 时钟电路设计 | 第37-38页 |
3.6.1 时钟电路简介 | 第37页 |
3.6.2 时钟电路设计 | 第37-38页 |
3.7 复位电路设计 | 第38-39页 |
3.7.1 复位电路简介 | 第38-39页 |
3.7.2 复位电路连接图 | 第39页 |
3.8 电源电路设计 | 第39-41页 |
3.8.1 电源芯片设计需求 | 第39-40页 |
3.8.2 电源芯片选择 | 第40-41页 |
3.9 图像输出电路设计 | 第41-42页 |
3.10 本章小节 | 第42-43页 |
第四章 红外图像处理系统的PCB设计 | 第43-52页 |
4.1 PCB理论基础 | 第43-44页 |
4.2 设计准则 | 第44-48页 |
4.2.1 布局 | 第44-45页 |
4.2.2 电路模块功能 | 第45-46页 |
4.2.3 布线 | 第46-47页 |
4.2.4 抗干扰设计 | 第47页 |
4.2.5 去耦电容配置 | 第47-48页 |
4.3 硬件系统的处理情况 | 第48-49页 |
4.4 印制电路板图及实物图 | 第49-51页 |
4.5 本章小节 | 第51-52页 |
第五章 红外图像处理系统的FPGA逻辑设计 | 第52-64页 |
5.1 FPGA概述 | 第52-54页 |
5.1.1 FPGA工作原理 | 第52页 |
5.1.2 FPGA开发流程 | 第52-54页 |
5.2 图像输入模块 | 第54-57页 |
5.3 存储模块 | 第57-59页 |
5.4 直方图统计模块 | 第59-62页 |
5.5 图像输出模块 | 第62-63页 |
5.6 本章小节 | 第63-64页 |
第六章 红外图像处理系统硬件部分的调试 | 第64-70页 |
6.1 硬件调试方案 | 第64页 |
6.2 硬件测试 | 第64-66页 |
6.2.1 硬件调试设备 | 第64页 |
6.2.2 印制电路板的测试 | 第64-65页 |
6.2.3 FPGA的功能测试 | 第65页 |
6.2.4 FPGA测试结果 | 第65-66页 |
6.3 硬件调试结果 | 第66-69页 |
6.4 系统资源消耗情况 | 第69页 |
6.5 本章小节 | 第69-70页 |
第七章 结论 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |