摘要 | 第1-6页 |
Abstract | 第6-15页 |
第一章 绪论 | 第15-33页 |
·研究背景 | 第15-17页 |
·TD-SCDMA 发展现状 | 第15-16页 |
·多载波TD-SCDMA | 第16-17页 |
·项目背景 | 第17-18页 |
·高效率功率放大器系统 | 第17页 |
·模拟BBU | 第17-18页 |
·数字中频技术综述 | 第18-32页 |
·数字中频发展 | 第18-20页 |
·重采样滤波器 | 第20-30页 |
·带通采样定理 | 第30-31页 |
·ADC 采样率设计 | 第31-32页 |
·内容及结构安排 | 第32-33页 |
第二章 多载波 TD-SCDMA 数字中频关键技术研究 | 第33-59页 |
·引言 | 第33页 |
·采样方案设计 | 第33-36页 |
·ADC 和 DAC 的采样率 | 第33-34页 |
·高效率功放系统中的 ADC 和 DAC 设计 | 第34-35页 |
·模拟 BBU 中的 ADC 设计 | 第35-36页 |
·DUC 设计 | 第36-51页 |
·高效率功放系统 | 第36-37页 |
·DUC 功能概述 | 第37-38页 |
·基于多级内插级联 FIR 的 DUC | 第38-51页 |
·高效率功放系统中的 DDC 设计 | 第51-52页 |
·模拟 BBU 系统中的 DDC 设计 | 第52-57页 |
·第一级下采样滤波器 | 第53-54页 |
·第二级下采样滤波器 | 第54-55页 |
·第三级下采样滤波器 | 第55-56页 |
·第四级下采样滤波器 | 第56-57页 |
·小结 | 第57-59页 |
第三章 数字上变频和下变频的浮点及定点仿真 | 第59-72页 |
·下行链路仿真 | 第59-68页 |
·多级滤波器的复合频谱 | 第59-60页 |
·邻近信道泄漏功率比 | 第60-64页 |
·误差向量幅度 | 第64-65页 |
·误码率仿真 | 第65页 |
·定点仿真 | 第65-68页 |
·上行链路仿真 | 第68-71页 |
·ACS 测试 | 第68-70页 |
·误码率分析 | 第70-71页 |
·小结 | 第71-72页 |
第四章 数字中频的 FPGA 实现 | 第72-81页 |
·硬件平台介绍 | 第72页 |
·FPGA 顶层介绍 | 第72-73页 |
·DUC 设计 | 第73-78页 |
·DUC 顶层 | 第73-75页 |
·FIR1_RRC 模块 | 第75页 |
·FIR2 模块 | 第75页 |
·FIR3 模块 | 第75-76页 |
·FIR4 模块 | 第76页 |
·DDS 模块 | 第76-77页 |
·FIR5 模块 | 第77-78页 |
·DDC 设计 | 第78页 |
·测试结果 | 第78-80页 |
·小结 | 第80-81页 |
第五章 结束语 | 第81-83页 |
·本文总结及主要贡献 | 第81页 |
·下一步待完善工作的建议 | 第81-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-86页 |
个人简历 | 第86-87页 |
攻读硕士学位期间的研究成果 | 第87-88页 |