宽带数字接收机信号处理系统设计及实现
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第1章 绪论 | 第11-14页 |
| 1.1 研究背景与意义 | 第11-12页 |
| 1.2 宽带数字接收机的国内外研究现状 | 第12-13页 |
| 1.3 本文研究工作和内容安排 | 第13-14页 |
| 第2章 宽带数字接收机相关理论 | 第14-34页 |
| 2.1 带通采样理论 | 第14-15页 |
| 2.2 多采样率变换的基本理论 | 第15-21页 |
| 2.2.1 整数倍抽取 | 第15-16页 |
| 2.2.2 基于多相滤波结构的信道化实现 | 第16-21页 |
| 2.3 CORDIC计算器理论 | 第21-25页 |
| 2.3.1 CORDIC旋转模式 | 第21-23页 |
| 2.3.2 CORDIC向量模式 | 第23-25页 |
| 2.4 瞬时相位差法测频原理及信道判决 | 第25-27页 |
| 2.5 宽带互谱测向算法 | 第27-31页 |
| 2.5.1 互谱测向模型 | 第27-28页 |
| 2.5.2 频率-相位差值法 | 第28-31页 |
| 2.6 跟踪器实现原理 | 第31-33页 |
| 2.7 本章小结 | 第33-34页 |
| 第3章 宽带数字接收机的硬件设计 | 第34-52页 |
| 3.1 硬件平台总体方案设计 | 第34-36页 |
| 3.2 主要器件选型 | 第36-41页 |
| 3.2.1 AD芯片选择 | 第36-37页 |
| 3.2.2 FPGA芯片选择 | 第37-40页 |
| 3.2.3 DSP芯片选择 | 第40页 |
| 3.2.4 时钟芯片选择 | 第40-41页 |
| 3.3 系统硬件原理图设计 | 第41-50页 |
| 3.3.1 DSP及其外围电路设计 | 第41-45页 |
| 3.3.2 FPGA及外围电路设计 | 第45-46页 |
| 3.3.3 ADC时钟电路设计 | 第46-47页 |
| 3.3.4 隔离缓冲电路 | 第47-48页 |
| 3.3.5 通信电路设计 | 第48-49页 |
| 3.3.6 温度监测电路设计 | 第49-50页 |
| 3.4 硬件实物图 | 第50-51页 |
| 3.5 本章小结 | 第51-52页 |
| 第4章 系统FPGA实现及仿真 | 第52-69页 |
| 4.1 数字信道化的FPGA实现 | 第52-57页 |
| 4.2 CORDIC算法的FPGA实现 | 第57-58页 |
| 4.3 瞬时相位差测频的FPGA实现 | 第58-59页 |
| 4.4 信道判决的FPGA实现 | 第59页 |
| 4.5 互谱测向算法的FPGA实现 | 第59-65页 |
| 4.6 跟踪器算法的FPGA实现 | 第65-67页 |
| 4.7 指纹脉冲前沿数据提取的FPGA实现 | 第67-68页 |
| 4.8 本章小节 | 第68-69页 |
| 第5章 系统性能测试及分析 | 第69-78页 |
| 5.1 FPGA资源消耗情况 | 第69-70页 |
| 5.2 测试结果及分析 | 第70-77页 |
| 5.2.1 ADC性能测试 | 第70-71页 |
| 5.2.2 宽带接收机数字信道化输出性能测试 | 第71-72页 |
| 5.2.3 接收机测频、动态范围性能测试 | 第72-73页 |
| 5.2.4 PDW测量模块性能测试 | 第73页 |
| 5.2.5 互谱测向性能分析 | 第73-74页 |
| 5.2.6 温度监测电路性能测试 | 第74页 |
| 5.2.7 系统跟踪器性能分析 | 第74-75页 |
| 5.2.8 接收机最大监视带宽 | 第75-76页 |
| 5.2.9 跨信道信号及多信号接收能力测试 | 第76-77页 |
| 5.4 本章小结 | 第77-78页 |
| 结论 | 第78-80页 |
| 参考文献 | 第80-84页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第84-85页 |
| 致谢 | 第85页 |