基于多片TMS320C6678的SAR斜视实时成像实验与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-18页 |
1.1 SAR成像技术及应用 | 第14页 |
1.2 SAR成像实时处理技术发展 | 第14-15页 |
1.3 本文的主要内容 | 第15-18页 |
第二章 SAR成像算法 | 第18-26页 |
2.1 RD算法 | 第19-21页 |
2.2 大斜视SAR成像算法 | 第21-23页 |
2.3 方位向Dechirp | 第23页 |
2.4 本章小结 | 第23-26页 |
第三章 多核DSP的SAR成像算法设计 | 第26-46页 |
3.1 DSP多核算法并行化设计 | 第26-28页 |
3.2 内存管理 | 第28-32页 |
3.2.1 CMD文件内存资源 | 第29-30页 |
3.2.2 CMD文件内存资源分配 | 第30-31页 |
3.2.3 内存对齐 | 第31-32页 |
3.3 SYS-BIOS应用 | 第32-40页 |
3.3.1 SYS/BIOS | 第32-33页 |
3.3.2 SYS/BIOS线程调度 | 第33-35页 |
3.3.3 XDCTools工具 | 第35-37页 |
3.3.4 SYS/BIOS内存分配 | 第37-40页 |
3.4 代码优化及编程技巧 | 第40-46页 |
3.4.1 CCS中C/C++语言特性 | 第40-41页 |
3.4.2 程序设计举例 | 第41-43页 |
3.4.3 工程组成 | 第43-46页 |
第四章 多片DSP实时成像系统设计 | 第46-68页 |
4.1 板卡结构 | 第46页 |
4.2 数据流设计 | 第46-49页 |
4.2.1 车载数据流设计 | 第46-48页 |
4.2.2 机载数据流设计 | 第48-49页 |
4.3 算法设计 | 第49-51页 |
4.3.1 FPGA算法结构设计 | 第49-50页 |
4.3.2 DSP算法设计 | 第50-51页 |
4.4 中断应用设计 | 第51-58页 |
4.4.1 中断子系统架构 | 第51页 |
4.4.2 中断控制器(INTC) | 第51-53页 |
4.4.3 Core Pac中断控制器 | 第53-54页 |
4.4.4 中断类型和寄存器 | 第54-56页 |
4.4.5 中断控制 | 第56-58页 |
4.5 工程内存分配 | 第58-59页 |
4.6 应用接口传输检测 | 第59-64页 |
4.7 时间测算及效率分析 | 第64-65页 |
4.7.1 车载方案时间测算 | 第64页 |
4.7.2 机载方案时间测算 | 第64-65页 |
4.8 结果验证 | 第65-68页 |
4.8.1 车载方案结果验证 | 第65-67页 |
4.8.2 机载方案结果验证 | 第67-68页 |
第五章 结束语 | 第68-70页 |
5.1 论文工作总结 | 第68-69页 |
5.2 展望 | 第69-70页 |
参考文献 | 第70-72页 |
致谢 | 第72-74页 |
作者简介 | 第74-75页 |