首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于NOC的分布式内存管理多核系统的设计

摘要第7-8页
Abstract第8页
第一章 绪论第9-13页
    1.1 研究背景第9-10页
    1.2 研究现状第10-11页
    1.3 本文的工作第11-13页
第二章 软硬件平台介绍第13-22页
    2.1 FPGA介绍第13-15页
        2.1.1 FPGA系统架构简要说明第13-14页
        2.1.2 FPGA相对于其他集成电路的优点第14页
        2.1.3 FPGA设计流程第14-15页
    2.2 硬件平台——Zedboard介绍第15-19页
        2.2.1 PS介绍第16-17页
        2.2.2 PS接口第17-19页
        2.2.3 PL介绍第19页
    2.3 软件平台——Xilinx Design Suits及NC-Verilog第19-21页
    2.4 本章小结第21-22页
第三章 多核系统设计及模块划分第22-37页
    3.1 基于FPGA的MPSoC介绍第22-24页
        3.1.1 基于FPGA的MPSoC的优势第22页
        3.1.2 架构背景第22-23页
        3.1.3 MPSoC分类第23-24页
    3.2 多核系统设计第24-36页
        3.2.1 MicroBlaze和Cortex-A9处理器第25页
        3.2.2 AXI4总线协议第25-27页
        3.2.3 Switch模块第27-29页
        3.2.4 DME模块第29-36页
    3.3 本章小结第36-37页
第四章 多核系统的软硬件实现第37-51页
    4.1 MicroBlaze接口(MI)第37-38页
    4.2 网络接口(NI)第38页
    4.3 时间标记单元(TSU)第38-42页
        4.3.1 硬件结构第38-39页
        4.3.2 软件API第39-40页
        4.3.3 参数第40页
        4.3.4 寄存器第40-42页
        4.3.5 端口定义第42页
    4.4 基于FIFO的通信单元(FCU)第42-48页
        4.4.1 硬件结构第42-44页
        4.4.2 软件API第44页
        4.4.3 传输过程第44-45页
        4.4.4 参数第45页
        4.4.5 寄存器第45-48页
    4.5 内存访问单元(MAU)第48-49页
        4.5.1. 硬件结构第48-49页
        4.5.2. 本地内存第49页
        4.5.3. 参数第49页
    4.6 本章小结第49-51页
第五章 多核系统的软件仿真和硬件测试第51-60页
    5.1 软件仿真第51-55页
        5.1.1 时间标记单元第51页
        5.1.2 MicroBlaze接口第51-52页
        5.1.3 网络接口第52-53页
        5.1.4 基于FIFO的通信单元第53-55页
        5.1.5 内存访问单元第55页
    5.2 硬件测试第55-59页
        5.2.1 时间标记单元第56-57页
        5.2.2 基于FIFO的通信单元第57-59页
    5.3 本章小结第59-60页
第六章 总结与展望第60-61页
致谢第61-62页
参考文献第62-66页

论文共66页,点击 下载论文
上一篇:马氏体淬火用等温分级淬火油的研制与性能研究
下一篇:活塞用耐热铝合金的组织细化