摘要 | 第7-8页 |
Abstract | 第8页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景 | 第9-10页 |
1.2 研究现状 | 第10-11页 |
1.3 本文的工作 | 第11-13页 |
第二章 软硬件平台介绍 | 第13-22页 |
2.1 FPGA介绍 | 第13-15页 |
2.1.1 FPGA系统架构简要说明 | 第13-14页 |
2.1.2 FPGA相对于其他集成电路的优点 | 第14页 |
2.1.3 FPGA设计流程 | 第14-15页 |
2.2 硬件平台——Zedboard介绍 | 第15-19页 |
2.2.1 PS介绍 | 第16-17页 |
2.2.2 PS接口 | 第17-19页 |
2.2.3 PL介绍 | 第19页 |
2.3 软件平台——Xilinx Design Suits及NC-Verilog | 第19-21页 |
2.4 本章小结 | 第21-22页 |
第三章 多核系统设计及模块划分 | 第22-37页 |
3.1 基于FPGA的MPSoC介绍 | 第22-24页 |
3.1.1 基于FPGA的MPSoC的优势 | 第22页 |
3.1.2 架构背景 | 第22-23页 |
3.1.3 MPSoC分类 | 第23-24页 |
3.2 多核系统设计 | 第24-36页 |
3.2.1 MicroBlaze和Cortex-A9处理器 | 第25页 |
3.2.2 AXI4总线协议 | 第25-27页 |
3.2.3 Switch模块 | 第27-29页 |
3.2.4 DME模块 | 第29-36页 |
3.3 本章小结 | 第36-37页 |
第四章 多核系统的软硬件实现 | 第37-51页 |
4.1 MicroBlaze接口(MI) | 第37-38页 |
4.2 网络接口(NI) | 第38页 |
4.3 时间标记单元(TSU) | 第38-42页 |
4.3.1 硬件结构 | 第38-39页 |
4.3.2 软件API | 第39-40页 |
4.3.3 参数 | 第40页 |
4.3.4 寄存器 | 第40-42页 |
4.3.5 端口定义 | 第42页 |
4.4 基于FIFO的通信单元(FCU) | 第42-48页 |
4.4.1 硬件结构 | 第42-44页 |
4.4.2 软件API | 第44页 |
4.4.3 传输过程 | 第44-45页 |
4.4.4 参数 | 第45页 |
4.4.5 寄存器 | 第45-48页 |
4.5 内存访问单元(MAU) | 第48-49页 |
4.5.1. 硬件结构 | 第48-49页 |
4.5.2. 本地内存 | 第49页 |
4.5.3. 参数 | 第49页 |
4.6 本章小结 | 第49-51页 |
第五章 多核系统的软件仿真和硬件测试 | 第51-60页 |
5.1 软件仿真 | 第51-55页 |
5.1.1 时间标记单元 | 第51页 |
5.1.2 MicroBlaze接口 | 第51-52页 |
5.1.3 网络接口 | 第52-53页 |
5.1.4 基于FIFO的通信单元 | 第53-55页 |
5.1.5 内存访问单元 | 第55页 |
5.2 硬件测试 | 第55-59页 |
5.2.1 时间标记单元 | 第56-57页 |
5.2.2 基于FIFO的通信单元 | 第57-59页 |
5.3 本章小结 | 第59-60页 |
第六章 总结与展望 | 第60-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-66页 |