致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景与意义 | 第16-17页 |
1.2 折叠插值ADC国内外研究现状 | 第17-18页 |
1.3 论文的主要工作及结构安排 | 第18-20页 |
第二章 ADC的性能指标与结构 | 第20-28页 |
2.1 ADC的基本原理 | 第20页 |
2.2 ADC的性能参数 | 第20-23页 |
2.2.1 静态性能参数 | 第20-21页 |
2.2.2 动态性能参数 | 第21-23页 |
2.3 ADC的结构分类 | 第23-27页 |
2.3.1 全并行(Flash)ADC | 第23-24页 |
2.3.2 两步式(Two-step)ADC | 第24-25页 |
2.3.3 逐次逼近型(SAR)ADC | 第25页 |
2.3.4 流水线型(Pipeline)ADC | 第25-26页 |
2.3.5 折叠插值型(Folding & Interpolating)ADC | 第26-27页 |
2.4 本章小结 | 第27-28页 |
第三章 折叠插值ADC的基本原理及架构选择 | 第28-38页 |
3.1 折叠技术 | 第28-35页 |
3.1.1 折叠思想 | 第28-29页 |
3.1.2 折叠电路 | 第29-33页 |
3.1.3 插值电路 | 第33-35页 |
3.2 整体电路架构参数的分析 | 第35-36页 |
3.3 本章小结 | 第36-38页 |
第四章 非理想因素分析与系统建模 | 第38-53页 |
4.1 非理想因素分析 | 第38-44页 |
4.1.1 折叠电路的误差分析 | 第38-41页 |
4.1.2 电阻插值的误差分析 | 第41-44页 |
4.2 折叠插值ADC模型 | 第44-52页 |
4.2.1 折叠电路模型 | 第44-46页 |
4.2.2 插值电路模型 | 第46-47页 |
4.2.3 比较器模型 | 第47-48页 |
4.2.4 折叠插值ADC的系统模型 | 第48-50页 |
4.2.5 对ADC整体性能产生影响的参数研究 | 第50-52页 |
4.3 本章小结 | 第52-53页 |
第五章 关键电路设计与仿真 | 第53-71页 |
5.1 预放大电路与参考电压电阻网络 | 第53-56页 |
5.1.1 预放大电路设计 | 第53-54页 |
5.1.2 参考电压电阻网络 | 第54-55页 |
5.1.3 仿真结果 | 第55-56页 |
5.2 折叠电路与插值电路设计 | 第56-61页 |
5.2.1 折叠电路 | 第56-58页 |
5.2.2 插值电路 | 第58-59页 |
5.2.3 折叠插值电路仿真结果 | 第59-61页 |
5.3 比较器 | 第61-64页 |
5.3.1 比较器的特性 | 第61-62页 |
5.3.2 比较器电路设计 | 第62-64页 |
5.3.3 仿真结果 | 第64页 |
5.4 编码与位同步电路设计 | 第64-68页 |
5.4.1 循环温度计码转二进制码 | 第65-67页 |
5.4.2 位同步电路 | 第67-68页 |
5.5 整体电路仿真与验证 | 第68-70页 |
5.6 本章小结 | 第70-71页 |
第六章 总结与展望 | 第71-73页 |
6.1 总结 | 第71-72页 |
6.2 展望 | 第72-73页 |
参考文献 | 第73-77页 |
攻读硕士学位期间的学术活动及成果情况 | 第77页 |