基于FPGA冲击脉冲探地雷达信号采集系统的研究
| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-16页 |
| ·研究工作的背景和意义 | 第11页 |
| ·探地雷达简介 | 第11-13页 |
| ·探地雷达的历史及发展现状 | 第13-15页 |
| ·论文的主要内容和章节安排 | 第15-16页 |
| 第2章 冲击脉冲探地雷达 | 第16-26页 |
| ·冲击脉冲探地雷达原理 | 第16-20页 |
| ·探地雷达方程 | 第16-18页 |
| ·冲击脉冲探地雷达基本原理 | 第18-19页 |
| ·冲击脉冲体制雷达信号特性分析 | 第19-20页 |
| ·探地雷达参数的选择 | 第20-23页 |
| ·技术参数的选择 | 第21-22页 |
| ·探测参数的选择 | 第22-23页 |
| ·冲击脉冲探地雷达系统总体结构 | 第23-26页 |
| 第3章 系统方案设计 | 第26-37页 |
| ·信号采样方法分析 | 第26-29页 |
| ·实时采样 | 第26-27页 |
| ·等效采样 | 第27-29页 |
| ·ADC 芯片的选取 | 第29-32页 |
| ·不同模式 ADC 芯片优缺点分析 | 第29-30页 |
| ·系统选用的 ADC 芯片 | 第30-32页 |
| ·信号调理模块 | 第32页 |
| ·系统时钟管理 | 第32-33页 |
| ·数据缓存设计 | 第33-34页 |
| ·FPGA 选型 | 第34-36页 |
| ·传输总线选择 | 第36页 |
| ·采集系统总体结构 | 第36-37页 |
| 第4章 系统硬件设计 | 第37-54页 |
| ·硬件电路设计 | 第37-43页 |
| ·采样芯片 ADC12D800 | 第37-40页 |
| ·频率合成芯片 LMX2531 | 第40-41页 |
| ·高速 USB 控制芯片 | 第41-42页 |
| ·电源部分设计 | 第42-43页 |
| ·FPGA 逻辑设计 | 第43-54页 |
| ·开发环境及设计流程 | 第43-46页 |
| ·时钟的 IPCore 实现 | 第46-47页 |
| ·差分信号转换实现 | 第47-48页 |
| ·数据缓存存储实现 | 第48-52页 |
| ·约束设置 | 第52-54页 |
| 第5章 系统仿真及结果测试 | 第54-63页 |
| ·FPGA 仿真调试 | 第54-58页 |
| ·系统内部时钟 | 第54-55页 |
| ·数据调理部分 | 第55-56页 |
| ·FIFO 部分仿真 | 第56-58页 |
| ·系统结果测试与分析 | 第58-63页 |
| ·脉冲信号测试 | 第58-59页 |
| ·高频正弦信号测试 | 第59-63页 |
| 结论 | 第63-65页 |
| 参考文献 | 第65-67页 |
| 致谢 | 第67-68页 |
| 攻读硕士期间发表(含录用)的学术论文 | 第68页 |