基于FPGA的AES算法在语音加密通信中的实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第1章 绪论 | 第8-12页 |
| ·引言 | 第8-9页 |
| ·方案研究的意义 | 第9页 |
| ·研究现状 | 第9-11页 |
| ·语音加密的研究现状 | 第9-10页 |
| ·高级加密标准的研究与方向 | 第10-11页 |
| ·本文的主要内容和结构 | 第11-12页 |
| 第2章 AES标准研究 | 第12-23页 |
| ·概述 | 第12页 |
| ·AES设计原理 | 第12-14页 |
| ·安全性原则 | 第13页 |
| ·易实现原则 | 第13-14页 |
| ·算法描述 | 第14-16页 |
| ·数学基础 | 第14-15页 |
| ·加解密的输入与输出 | 第15-16页 |
| ·AES的结构研究 | 第16-22页 |
| ·字节替代 | 第17-18页 |
| ·行位移变换 | 第18-19页 |
| ·列混合变换 | 第19-20页 |
| ·密钥加变换 | 第20页 |
| ·密钥扩展 | 第20-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 语音加密通信的总体方案 | 第23-38页 |
| ·语音加密的数据流程 | 第23-24页 |
| ·G.729A编解码标准 | 第24-27页 |
| ·循环冗余校验(CRC)法 | 第27-29页 |
| ·CRC校验的编码方法 | 第27-29页 |
| ·CRC校验的解码方法 | 第29页 |
| ·AES密钥扩展算法的分析与改进 | 第29-32页 |
| ·算法的分析 | 第29-30页 |
| ·改进的密钥扩展算法 | 第30-32页 |
| ·总体设计的仿真 | 第32-37页 |
| ·MATLAB仿真环境 | 第32页 |
| ·仿真的实现 | 第32-37页 |
| ·本章小结 | 第37-38页 |
| 第4章 系统软硬件平台的实现与仿真 | 第38-52页 |
| ·硬件平台的概述 | 第38-39页 |
| ·G.729A的DSP实现 | 第39-44页 |
| ·硬件平台介绍 | 第39-40页 |
| ·G.729A编码的基本框架 | 第40-41页 |
| ·G.729A的实现流程 | 第41-44页 |
| ·EMIF接口连接 | 第44页 |
| ·CRC校验码的FPGA实现 | 第44-46页 |
| ·CRC编解码的设计 | 第45页 |
| ·CRC编解码的功能实现 | 第45-46页 |
| ·AES加解密算法的实现 | 第46-51页 |
| ·AES加解密的总体设计 | 第46-48页 |
| ·字节替换(SubBytes)模块设计 | 第48页 |
| ·行移位(ShiftRow)模块设计 | 第48页 |
| ·列混合(MixColumns)模块设计 | 第48-49页 |
| ·轮密钥加(AddRoundKey)模块设计 | 第49页 |
| ·密钥扩展单元设计 | 第49-50页 |
| ·控制单元设计 | 第50-51页 |
| ·本章小结 | 第51-52页 |
| 第5章 系统的仿真及主要性能参数 | 第52-58页 |
| ·FPGA器件的介绍 | 第52-53页 |
| ·开发环境 | 第53页 |
| ·仿真与正确性验证 | 第53-57页 |
| ·CRC编解码的验证 | 第53-55页 |
| ·加解密系统的验证 | 第55-57页 |
| ·性能参数 | 第57页 |
| ·本章小结 | 第57-58页 |
| 第6章 结论与展望 | 第58-60页 |
| ·结论 | 第58页 |
| ·展望 | 第58-60页 |
| 参考文献 | 第60-62页 |
| 作者简介及在学期间所取得的科研成果 | 第62-63页 |
| 致谢 | 第63页 |