PXI高速数字示波器设计技术研究
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 绪论 | 第8-13页 |
| ·数字示波器发展概况及其工作原理 | 第8-11页 |
| ·数字示波器发展概况 | 第8-9页 |
| ·数字示波器工作原理 | 第9-11页 |
| ·总线发展概况 | 第11-12页 |
| ·选题的意义和设计目标 | 第12-13页 |
| 第2章 系统总体方案 | 第13-23页 |
| ·系统工作原理 | 第13-15页 |
| ·总体设计方案 | 第15-16页 |
| ·硬件设计 | 第16-21页 |
| ·软件设计 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 控制系统 | 第23-38页 |
| ·控制系统总体方案 | 第23页 |
| ·FPGA控制模块详细设计 | 第23-27页 |
| ·CPLD与FPGA通信发送控制模块 | 第24-25页 |
| ·高速数据接收模块 | 第25-26页 |
| ·缓存模块控制 | 第26-27页 |
| ·存储模块控制 | 第27页 |
| ·CPLD侧控制模块详细设计 | 第27-37页 |
| ·垂直偏移调整 | 第28-30页 |
| ·信号衰减和放大 | 第30-31页 |
| ·触发电路 | 第31-34页 |
| ·采集电路 | 第34-37页 |
| ·本章小结 | 第37-38页 |
| 第4章 PCI总线接口和示波器触发系统设计 | 第38-51页 |
| ·PCI总线及其实现过程 | 第38-45页 |
| ·输入输出模块 | 第39-40页 |
| ·配置空间模块 | 第40-42页 |
| ·地址译码模块 | 第42-43页 |
| ·命令译码模块 | 第43-44页 |
| ·从设备状态机 | 第44-45页 |
| ·示波器触发系统设计 | 第45-50页 |
| ·触发处理模块参数详解 | 第46-47页 |
| ·触发方式设计 | 第47-49页 |
| ·触发算法流程图 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第5章 系统调试 | 第51-57页 |
| ·调理触发通路调试 | 第51-53页 |
| ·PCI接口模块以及ADC芯片调试 | 第53-56页 |
| ·本章小结 | 第56-57页 |
| 结论 | 第57-58页 |
| 参考文献 | 第58-62页 |
| 致谢 | 第62页 |