摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
符号说明 | 第12-13页 |
第一章 绪论 | 第13-19页 |
·国内外视频编码标准的发展现状 | 第13-16页 |
·ISO/IEC MPEG系列标准 | 第14页 |
·H.26x标准 | 第14-15页 |
·AVS标准 | 第15-16页 |
·课题意义及论文安排 | 第16-19页 |
第二章 视频编码器的软硬件开发平台 | 第19-24页 |
·FPGA技术 | 第19页 |
·Virtex-5系列芯片 | 第19-20页 |
·软件开发环境 | 第20-24页 |
·FPGA芯片开发流程 | 第20-21页 |
·FPGA芯片常用开发环境ISE | 第21-22页 |
·前仿真软件ModelSim SE | 第22-23页 |
·芯片在线验证软件Chipscope Pro | 第23-24页 |
第三章 AVS视频标准技术简介 | 第24-30页 |
·AVS视频编码器的系统框架 | 第24-25页 |
·AVS视频标准先进技术分析 | 第25-30页 |
·整数变换与量化技术 | 第26页 |
·帧内预测 | 第26-27页 |
·帧间预测 | 第27-29页 |
·环路滤波 | 第29页 |
·熵编码 | 第29-30页 |
第四章 AVS编码器熵编码部分的硬件设计与实现 | 第30-45页 |
·熵编码主要算法介绍 | 第30-38页 |
·AVS标准各种语法元素的映射方法 | 第30-32页 |
·指数哥伦布码 | 第32-33页 |
·zig-zag扫描与游程编码 | 第33-34页 |
·码表选择跳转流程 | 第34页 |
·量化残差编码流程 | 第34-38页 |
·AVS编码器熵编码硬件设计实现部分 | 第38-45页 |
·AVS编码器熵编码部分整体硬件设计结构 | 第38-39页 |
·"首位1"快速检测硬件设计结构 | 第39-40页 |
·宏块头数据与残差系数对(run,level)编码的连接 | 第40-42页 |
·仿真与验证 | 第42-45页 |
第五章 AVS编码器插值部分的硬件设计与实现 | 第45-65页 |
·帧间预测部分 | 第45页 |
·运动补偿部分 | 第45-46页 |
·AVS标准插值部分 | 第46-55页 |
·参考像素读取 | 第49-50页 |
·插值部分的算法优化 | 第50-55页 |
·插值部分的硬件结构实现 | 第55-65页 |
·插值部分的总体架构 | 第55-56页 |
·参考像素读取模块的硬件设计结构 | 第56-58页 |
·插值数据组合填充部分 | 第58-60页 |
·插值计算模块 | 第60-62页 |
·仿真与验证 | 第62-65页 |
第六章 总结和展望 | 第65-66页 |
参考文献 | 第66-69页 |
致谢 | 第69-70页 |
攻读硕士学位期间发表的论文及研究成果 | 第70-71页 |
学位论文评阅及答辩情况表 | 第71页 |