摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-14页 |
·研究背景 | 第9-10页 |
·A/D转换器的分类、现状和发展特点 | 第10-12页 |
·论文的主要工作及结构安排 | 第12-14页 |
·主要工作 | 第12-13页 |
·结构安排 | 第13-14页 |
第二章 A/D转换器的结构设计 | 第14-27页 |
·A/D转换器的基本原理 | 第14-15页 |
·主要参数 | 第15-16页 |
·高速A/D转换器的主要电路结构 | 第16-22页 |
·全并行(Flash)A/D转换器 | 第16-17页 |
·传统二步式(two-step)A/D转换器及其改进结构 | 第17-18页 |
·流水线(pipeline)A/D转换器 | 第18-19页 |
·折叠内插(folding and interpolating)A/D转换器 | 第19-21页 |
·时间交叉(interleaved)A/D转换器 | 第21页 |
·高速A/D转换器的比较及结构选择 | 第21-22页 |
·本论文所采用的二步式结构 | 第22-26页 |
·系统结构 | 第22-23页 |
·模拟开关二步法 | 第23-24页 |
·粗细量化联合式结构 | 第24-26页 |
·本章小结 | 第26-27页 |
第三章 增益可调采样保持电路的设计 | 第27-47页 |
·采样保持电路的原理与结构 | 第27-32页 |
·采样保持电路的原理 | 第27-28页 |
·采样保持电路的结构 | 第28-31页 |
·Nyquist采样定理 | 第31-32页 |
·增益可调S/H电路原理及其结构 | 第32-34页 |
·增益可调S/H电路的非理想性 | 第34-37页 |
·运算放大器 | 第37-44页 |
·放大器性能对采样保持电路的影响 | 第37-39页 |
·运放的结构 | 第39-41页 |
·运放的偏置电路 | 第41-42页 |
·运放的共模反馈电路 | 第42-43页 |
·运放的仿真测试结果 | 第43-44页 |
·增益可调S/H电路的仿真测试结果 | 第44-46页 |
·小结 | 第46-47页 |
第四章 其它关键模块电路的设计 | 第47-63页 |
·动态比较器的设计 | 第47-55页 |
·比较器的设计原理 | 第47-50页 |
·比较器的结构 | 第50-54页 |
·比较器的仿真结果 | 第54-55页 |
·电阻分压电路 | 第55-56页 |
·时钟产生电路 | 第56-58页 |
·数字电路部分设计 | 第58-62页 |
·数字校正原理 | 第59-60页 |
·编码电路 | 第60-61页 |
·加1和减1电路的设计 | 第61-62页 |
·小结 | 第62-63页 |
第五章 版图设计与电路仿真 | 第63-71页 |
·版图设计的考虑 | 第63-66页 |
·A/D转换器总体性能的仿真和分析 | 第66-71页 |
第六章 总结 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
攻读硕士期间取得的研究成果 | 第76页 |