首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

一种多量程高速A/D转换器的设计

摘要第1-5页
ABSTRACT第5-9页
第一章 绪论第9-14页
   ·研究背景第9-10页
   ·A/D转换器的分类、现状和发展特点第10-12页
   ·论文的主要工作及结构安排第12-14页
     ·主要工作第12-13页
     ·结构安排第13-14页
第二章 A/D转换器的结构设计第14-27页
   ·A/D转换器的基本原理第14-15页
   ·主要参数第15-16页
   ·高速A/D转换器的主要电路结构第16-22页
     ·全并行(Flash)A/D转换器第16-17页
     ·传统二步式(two-step)A/D转换器及其改进结构第17-18页
     ·流水线(pipeline)A/D转换器第18-19页
     ·折叠内插(folding and interpolating)A/D转换器第19-21页
     ·时间交叉(interleaved)A/D转换器第21页
     ·高速A/D转换器的比较及结构选择第21-22页
   ·本论文所采用的二步式结构第22-26页
     ·系统结构第22-23页
     ·模拟开关二步法第23-24页
     ·粗细量化联合式结构第24-26页
   ·本章小结第26-27页
第三章 增益可调采样保持电路的设计第27-47页
   ·采样保持电路的原理与结构第27-32页
     ·采样保持电路的原理第27-28页
     ·采样保持电路的结构第28-31页
     ·Nyquist采样定理第31-32页
   ·增益可调S/H电路原理及其结构第32-34页
   ·增益可调S/H电路的非理想性第34-37页
   ·运算放大器第37-44页
     ·放大器性能对采样保持电路的影响第37-39页
     ·运放的结构第39-41页
     ·运放的偏置电路第41-42页
     ·运放的共模反馈电路第42-43页
     ·运放的仿真测试结果第43-44页
   ·增益可调S/H电路的仿真测试结果第44-46页
   ·小结第46-47页
第四章 其它关键模块电路的设计第47-63页
   ·动态比较器的设计第47-55页
     ·比较器的设计原理第47-50页
     ·比较器的结构第50-54页
     ·比较器的仿真结果第54-55页
   ·电阻分压电路第55-56页
   ·时钟产生电路第56-58页
   ·数字电路部分设计第58-62页
     ·数字校正原理第59-60页
     ·编码电路第60-61页
     ·加1和减1电路的设计第61-62页
   ·小结第62-63页
第五章 版图设计与电路仿真第63-71页
   ·版图设计的考虑第63-66页
   ·A/D转换器总体性能的仿真和分析第66-71页
第六章 总结第71-73页
致谢第73-74页
参考文献第74-76页
攻读硕士期间取得的研究成果第76页

论文共76页,点击 下载论文
上一篇:V和W波段功率合成技术研究
下一篇:低功耗14位10MS/s流水线ADC设计