摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 引言 | 第9-15页 |
·频率合成技术概述 | 第9-10页 |
·频率合成技术的发展 | 第10-12页 |
·本文的主要工作 | 第12-15页 |
第二章 超宽带微波频率源简介 | 第15-22页 |
·超宽带的定义 | 第15页 |
·微波频率源分类及主要技术 | 第15-18页 |
·微波扫频源主要技术指标及分类 | 第18-20页 |
·超宽带微波频率综合器的国内外发展现状 | 第20-22页 |
第三章 宽带、超宽带信号频率合成技术 | 第22-32页 |
·直接数字频率合成技术 | 第22-23页 |
·锁相频率合成技术 | 第23-28页 |
·宽带、超宽带信号频率扩展技术 | 第28-32页 |
·DDS+DS(倍频)扩展频带技术 | 第28页 |
·DDS 上变频扩展频带技术 | 第28-29页 |
·DDS+PLL 扩展频带技术 | 第29-32页 |
第四章 2~18GHz 超宽带微波频率源的设计 | 第32-58页 |
·系统方案及可行性分析 | 第32-37页 |
·系统框图结构分析 | 第32-34页 |
·系统功能实现的可行性分析 | 第34-35页 |
·关键器件的选择 | 第35页 |
·系统主要指标可行性论证 | 第35-37页 |
·系统相位噪声指标 | 第35-36页 |
·系统杂散指标 | 第36页 |
·系统频率步进指标 | 第36-37页 |
·系统输出频率覆盖范围及输出功率指标 | 第37页 |
·DDS 部分的设计 | 第37-44页 |
·DDS 芯片 AD9912 介绍 | 第37-39页 |
·DDS 输出频带及杂散相消技术 | 第39-42页 |
·DDS 模块中的滤波器设计 | 第42-44页 |
·锁相环路模块的设计 | 第44-52页 |
·锁相环路鉴频鉴相器 ADF4002 | 第44-45页 |
·PLL 分频参数 R 和 N 的确定 | 第45-46页 |
·环路滤波器的设计 | 第46-48页 |
·YIG 调谐振荡器及 YTO 数字激励器 | 第48-52页 |
·单片机部分的设计 | 第52页 |
·分频模块及耦合器电路的设计 | 第52-56页 |
·系统的整体设计 | 第56-58页 |
·系统的接口关系 | 第56页 |
·电磁兼容的设计 | 第56-58页 |
第五章 2~18GHz 微波频率源的系统调试和结果分析 | 第58-75页 |
·DDS 电路的调试 | 第58-59页 |
·DDS 与鉴频鉴相芯片的联调 | 第59-60页 |
·锁相环路滤波器的调试 | 第60页 |
·单片机部分的调试 | 第60页 |
·YTO 数字激励器的调试 | 第60-62页 |
·系统控制软件部分的调试 | 第62-63页 |
·系统总体调试过程及需要注意的问题 | 第63-65页 |
·系统的测试结果与分析 | 第65-75页 |
·DDS 输出信号的杂散 | 第65-66页 |
·系统输出点频信号的杂散 | 第66-69页 |
·系统输出点频信号的相位噪声 | 第69-72页 |
·系统输出点频信号的谐波抑制 | 第72-73页 |
·系统扫频输出信号结果测试 | 第73页 |
·测试结果分析 | 第73-75页 |
第六章 结论 | 第75-77页 |
·本文的工作及贡献 | 第75页 |
·本文的不足与改进 | 第75-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
附录一 DDS 与 PLL 模块电路原理图 | 第80-81页 |
附录二 系统照片集 | 第81-82页 |
附录三 部分源程序代码 | 第82-84页 |
攻硕期间取得的研究成果 | 第84-85页 |