射频功放数字预失真技术研究与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-14页 |
·课题的研究背景与意义 | 第9-10页 |
·课题的研究现状 | 第10-13页 |
·本文结构与工作 | 第13-14页 |
第二章 功率放大器特性与数字预失真技术 | 第14-28页 |
·功率放大器特性 | 第14-19页 |
·AM-AM 与 AM-PM | 第14-15页 |
·非线性失真与频谱扩展 | 第15-18页 |
·记忆效应 | 第18-19页 |
·功率放大器模型 | 第19-21页 |
·无记忆模型 | 第19-20页 |
·有记忆模型 | 第20-21页 |
·数字预失真技术 | 第21-28页 |
·数字预失真学习结构 | 第22-24页 |
·预失真器模型 | 第24-26页 |
·自适应算法 | 第26-28页 |
第三章 数字预失真设计、仿真与验证 | 第28-45页 |
·查找表预失真设计与仿真 | 第28-35页 |
·查找表预失真设计 | 第28-30页 |
·查找表预失真仿真 | 第30-35页 |
·记忆多项式预失真设计与仿真 | 第35-39页 |
·记忆多项式预失真设计 | 第35-37页 |
·记忆多项式预失真仿真 | 第37-39页 |
·查找表与记忆多项式预失真的比较 | 第39-40页 |
·数字预失真验证 | 第40-45页 |
·VSG-FSA 测试平台 | 第40-41页 |
·采样数据预处理 | 第41-44页 |
·测试结果与分析 | 第44-45页 |
第四章 查找表数字预失真的硬件实现 | 第45-64页 |
·数字预失真实验平台 | 第45-47页 |
·系统硬件平台 | 第45-46页 |
·FPGA 软件平台 | 第46-47页 |
·查找表数字预失真结构 | 第47-48页 |
·CORDIC 模块 | 第48-49页 |
·预失真器的实现 | 第49-51页 |
·学习器的实现 | 第51-54页 |
·LMS 模块 | 第51-52页 |
·数据拷贝模块 | 第52-54页 |
·地址生成模块 | 第54页 |
·时延校正的实现 | 第54-55页 |
·参数估计的实现 | 第55-62页 |
·时延估计的实现 | 第55-59页 |
·相位估计的实现 | 第59-60页 |
·1/G 估计的实现 | 第60-62页 |
·硬件实现的仿真 | 第62-64页 |
第五章 数字预失真调试与测试 | 第64-74页 |
·测试环境 | 第64-65页 |
·系统调试 | 第65-66页 |
·测试结果与分析 | 第66-74页 |
·小信号放大器测试 | 第66-69页 |
·大功率放大器测试 | 第69-71页 |
·中功率放大器测试 | 第71-73页 |
·测试结果分析 | 第73-74页 |
第六章 总结与展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |
攻硕期间取得的研究成果 | 第79-80页 |