基于非对称多处理器的数字电视SoC架构设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-16页 |
| ·数字电视的应用与发展 | 第8-9页 |
| ·数字电视概述 | 第8-9页 |
| ·数字电视芯片的发展 | 第9页 |
| ·Soc技术的应用与发展 | 第9-12页 |
| ·SoC技术特性 | 第9-11页 |
| ·SoC设计 | 第11-12页 |
| ·并行技术在SoC中发展与应用 | 第12-13页 |
| ·课题主要研究工作 | 第13-16页 |
| ·研究意义 | 第13-14页 |
| ·课题完成工作 | 第14页 |
| ·论文结构 | 第14-16页 |
| 第二章 多处理器数字电视SoC的系统架构 | 第16-33页 |
| ·多处理器并行架构设计 | 第16-20页 |
| ·数字电视系统功能分析 | 第16-17页 |
| ·多处理器并行架构选择 | 第17-18页 |
| ·基于ASMP架构的处理器间功能分配 | 第18-20页 |
| ·多处理器硬件设计 | 第20-24页 |
| ·多处理器系统硬件架构 | 第20-22页 |
| ·系统总线架构介绍 | 第22-24页 |
| ·多处理器软件设计 | 第24-33页 |
| ·MIPS0软件架构 | 第24-28页 |
| ·MIPS1的Framework架构 | 第28-33页 |
| 第三章 多处理器通信与数据交互 | 第33-48页 |
| ·Mailbox通信模型 | 第33-41页 |
| ·邮箱设计 | 第33-36页 |
| ·邮箱协议 | 第36-40页 |
| ·邮箱控制 | 第40-41页 |
| ·邮箱优点 | 第41页 |
| ·共享内存数据通信模型 | 第41-46页 |
| ·环形缓冲区管理 | 第42-43页 |
| ·硬件RB设备 | 第43-44页 |
| ·工作流程 | 第44-45页 |
| ·共享内存的互斥 | 第45-46页 |
| ·通信性能分析 | 第46-48页 |
| 第四章 ASMP架构的系统流程优化和异常控制 | 第48-61页 |
| ·多处理器系统流程 | 第48-51页 |
| ·数字电视接收处理流程 | 第48-50页 |
| ·在线点播处理流程 | 第50-51页 |
| ·多处理器间系统功能流程优化 | 第51-55页 |
| ·设计模式简介 | 第51-53页 |
| ·优化实现 | 第53-55页 |
| ·优化效果 | 第55页 |
| ·多处理器间的异常控制和保护机制 | 第55-61页 |
| ·硬件看门狗 | 第56-59页 |
| ·软件复位 | 第59-61页 |
| 第五章 全文总结及展望 | 第61-63页 |
| 参考文献 | 第63-65页 |
| 致谢 | 第65-66页 |
| 作者攻读硕士学位期间发表的学术论文 | 第66页 |