| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·课题背景 | 第10-12页 |
| ·毫米波制导技术 | 第10-11页 |
| ·毫米波导引头 | 第11-12页 |
| ·国内外发展动态 | 第12-13页 |
| ·论文的研究工作 | 第13-14页 |
| 第2章 数据处理器原理及主处理器选择 | 第14-23页 |
| ·功能概述 | 第14页 |
| ·导引头成像 | 第14-15页 |
| ·导引头目标跟踪 | 第15-17页 |
| ·主处理器选择 | 第17-22页 |
| ·DSP概述 | 第17-18页 |
| ·DSP芯片的发展 | 第18-19页 |
| ·DSP芯片的选择 | 第19-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 数据处理器的硬件设计与实现 | 第23-47页 |
| ·硬件平台概述 | 第23-25页 |
| ·主要芯片介绍 | 第25-28页 |
| ·TMS320C6414介绍 | 第25-28页 |
| ·XC4VSX35介绍 | 第28页 |
| ·硬件平台内部接口设计 | 第28-34页 |
| ·外部存储器扩展模块 | 第28-32页 |
| ·与FPGA的接口模块 | 第32页 |
| ·四片DSP之间的串口设计 | 第32-34页 |
| ·硬件平台外部接口设计 | 第34-39页 |
| ·与信号处理分机的通信 | 第34-35页 |
| ·与显控分机的通信 | 第35-39页 |
| ·硬件设计的几个关键部分 | 第39-44页 |
| ·JTAG电路设计 | 第39-42页 |
| ·时钟电路设计 | 第42-43页 |
| ·复位电路设计 | 第43页 |
| ·电源电路设计 | 第43-44页 |
| ·硬件实现和初步调试 | 第44-45页 |
| ·本章小结 | 第45-47页 |
| 第4章 高速电路设计中的信号完整性和电磁兼容性分析 | 第47-60页 |
| ·高速电路的定义 | 第47-48页 |
| ·高速电路信号完整性分析与设计 | 第48-55页 |
| ·反射 | 第49-52页 |
| ·串扰 | 第52-55页 |
| ·电磁兼容性分析与设计 | 第55-56页 |
| ·电磁兼容性(EMC) | 第55-56页 |
| ·抑制电磁干扰的设计原则 | 第56页 |
| ·信号完整性与电磁兼容设计的关系 | 第56-57页 |
| ·数据处理器中的高速电路设计 | 第57-59页 |
| ·时钟设计 | 第57页 |
| ·LVDS信号设计 | 第57-58页 |
| ·电源设计 | 第58-59页 |
| ·分层考虑 | 第59页 |
| ·本章小结 | 第59-60页 |
| 第5章 数据处理器的软件设计与实现 | 第60-69页 |
| ·软件设计概述 | 第60页 |
| ·与显控分机的通信设计 | 第60-65页 |
| ·SDLC协议介绍 | 第60-62页 |
| ·SDLC协议实现 | 第62-65页 |
| ·DSP程序引导加载 | 第65-67页 |
| ·引导方式选择 | 第66页 |
| ·C6414的引导模式实现 | 第66-67页 |
| ·DSP程序的烧写 | 第67页 |
| ·本章小结 | 第67-69页 |
| 结论 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第73-74页 |
| 致谢 | 第74-75页 |
| 附录 | 第75页 |