Ku波段宽带低噪声雷达跳频源的研制
中文摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-15页 |
·频率合成器发展概述 | 第9-11页 |
·频率合成器发展近况与展望 | 第11-13页 |
·本课题研究的意义 | 第13页 |
·论文结构及内容安排 | 第13-15页 |
第二章 PLL 频率合成器基本原理 | 第15-29页 |
·锁相环的基本原理 | 第15-18页 |
·鉴相器(PD) | 第15-17页 |
·环路滤波器(LF) | 第17-18页 |
·压控振荡器(VCO) | 第18页 |
·锁相环路的主要性能分析 | 第18-23页 |
·锁相环路的线性相位模型 | 第19-21页 |
·锁相环路的捕获性能 | 第21-22页 |
·锁相环路的跟踪性能 | 第22-23页 |
·基本锁相环频率合成器 | 第23-29页 |
·变模分频锁相频率合成器 | 第24-25页 |
·分数分频锁相频率合成器 | 第25-26页 |
·下变频锁相频率合成器 | 第26-27页 |
·上混频锁相频率合成器 | 第27-29页 |
第三章 PLL 频率合成器的环路分析设计 | 第29-45页 |
·PLL 频率合成器的相位噪声分析 | 第29-33页 |
·PLL 频率合成器环路相噪的传递函数 | 第29-30页 |
·PLL 频率合成器环路的最优带宽的选择 | 第30-32页 |
·PLL 频率合成器环路相噪计算模型 | 第32-33页 |
·PLL 频率合成器的杂散性能分析 | 第33-36页 |
·泄漏杂散 | 第34页 |
·脉冲杂散 | 第34-35页 |
·鉴相器电荷泵的输出 | 第35-36页 |
·PLL 频率合成器环路滤波器的设计 | 第36-45页 |
·环路滤波器的基本概念 | 第36-37页 |
·环路滤波器设计方法 | 第37页 |
·三阶环路滤波器的设计 | 第37-45页 |
第四章 Ku 波段宽带低相位噪声雷达跳频源的研制 | 第45-69页 |
·项目的指标及功能要求 | 第45页 |
·系统方案设计与论证 | 第45-49页 |
·系统方案及工作方式 | 第45-47页 |
·系统方案可行性论证 | 第47-49页 |
·系统的详细设计 | 第49-65页 |
·主锁相环的设计与仿真 | 第49-54页 |
·辅锁相环设计与仿真 | 第54-57页 |
·双VCO 的切换 | 第57页 |
·输出AGC 电路 | 第57-65页 |
·数字控制部分 | 第65页 |
·系统总体设计与调试过程中应该注意的问题 | 第65-67页 |
·工艺介绍 | 第67-69页 |
·导电胶工艺 | 第67-68页 |
·管芯焊接工艺 | 第68-69页 |
第五章 实物及系统测试结果 | 第69-76页 |
·实物及测试设备 | 第69-70页 |
·实物照片 | 第69-70页 |
·测试设备 | 第70页 |
·测试结果 | 第70-76页 |
·相位噪声测试结果 | 第70-72页 |
·杂散测试结果 | 第72-74页 |
·功率波动测试结果 | 第74-76页 |
第六章 结束语 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
攻读硕士学位期间的研究成果 | 第80-81页 |