彩色电视制式SECAM制解码器的数字集成电路设计
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 绪论 | 第8-12页 |
| ·概述 | 第8-10页 |
| ·本课题的提出、内容和意义 | 第10-11页 |
| ·本课题的提出 | 第10-11页 |
| ·本课题的内容 | 第11页 |
| ·本课题的意义 | 第11页 |
| 参考文献 | 第11-12页 |
| 第二章 彩色电视制式 | 第12-31页 |
| ·模拟彩色电视制式 | 第12-24页 |
| ·NTSC 制 | 第12-17页 |
| ·PAL 制 | 第17-19页 |
| ·SECAM 制 | 第19-24页 |
| ·数字电视制式 | 第24-29页 |
| ·美国 ATSC 标准制式 | 第26-27页 |
| ·欧洲 DVB 标准制式 | 第27-28页 |
| ·我国数字电视制式的现状 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 参考文献 | 第30-31页 |
| 第三章 数字集成电路设计前段设计流程和方法 | 第31-41页 |
| ·产品说明和产品有关的技术学习 | 第31-32页 |
| ·设计架构和 IP 的使用 | 第32页 |
| ·代码编写 | 第32-35页 |
| ·test bench 的编写 | 第35-36页 |
| 3.S RTL 的仿真与 debug 工作 | 第36页 |
| ·FPGA 验证 | 第36页 |
| ·对 RTL 进行综合 | 第36-38页 |
| ·SDF 文件的产生和对网表的仿真 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 参考文献 | 第40-41页 |
| 第四章 SECAM 解码器的算法设计和硬件设计 | 第41-67页 |
| ·SECAM 制编码器的算法设计 | 第41-44页 |
| ·SECAM 制解码器的算法设计 | 第44-51页 |
| ·仿真结果与分析 | 第51-55页 |
| ·SECAM 制解码器的硬件设计 | 第55-64页 |
| ·滤波器的硬件设计 | 第55-57页 |
| ·频率调制的解调过程的硬件设计 | 第57-60页 |
| ·CORDIC 算法来求 arctan 函数 | 第60-64页 |
| ·本章小结 | 第64-66页 |
| 参考文献 | 第66-67页 |
| 第五章 FPGA 验证 | 第67-76页 |
| ·FPGA 验证的基础知识 | 第67-68页 |
| ·SECAM 解码器的 FPGA 验证 | 第68-74页 |
| ·平台的搭建 | 第68-71页 |
| ·实现过程以及验证结果 | 第71-74页 |
| ·本章小结 | 第74-75页 |
| 参考文献 | 第75-76页 |
| 第六章 结论与展望 | 第76-78页 |
| ·结论 | 第76页 |
| ·展望 | 第76-78页 |
| 致谢 | 第78页 |