基于锁相环技术频率合成研究与设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 引言 | 第9-12页 |
| ·课题背景,研究目的及意义 | 第9-10页 |
| ·频率合成技术的发展历史及现状 | 第10-11页 |
| ·本论文的主要工作 | 第11-12页 |
| 第二章 频率合成技术基本理论 | 第12-20页 |
| ·频率合成的基本方法 | 第12-18页 |
| ·直接模拟频率合成 | 第12-14页 |
| ·基于锁相环的间接频率合成 | 第14-16页 |
| ·直接数字频率合成 | 第16-17页 |
| ·混合式频率合成 | 第17-18页 |
| ·频率合成的性能指标 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第三章 基于锁相环技术的频率合成研究 | 第20-39页 |
| ·模拟锁相环的基本工作原理 | 第20-26页 |
| ·鉴相器(PD) | 第20-21页 |
| ·环路滤波器(LF) | 第21-22页 |
| ·压控振荡器(VCO) | 第22-24页 |
| ·模拟锁相环路的基本方程 | 第24-26页 |
| ·电荷泵锁相环基本工作原理 | 第26-32页 |
| ·电荷泵鉴相器 | 第26-30页 |
| ·电荷泵锁相环数学模型 | 第30-32页 |
| ·射频频率综合器结构 | 第32-35页 |
| ·变模分频结构 | 第32-33页 |
| ·小数分频结构 | 第33-34页 |
| ·多环路结构 | 第34-35页 |
| ·锁相环路噪声性能分析 | 第35-38页 |
| ·环路相位噪声模型 | 第35-37页 |
| ·减小相噪的措施 | 第37-38页 |
| ·锁相环路杂散性能 | 第38页 |
| ·本章小结 | 第38-39页 |
| 第四章 基于锁相环技术频率合成的仿真和设计 | 第39-64页 |
| ·频率合成器的技术指标 | 第39页 |
| ·关键器件的选择 | 第39-43页 |
| ·锁相环芯片的选择 | 第39-43页 |
| ·控制芯片的选择 | 第43页 |
| ·频率合成器的分析与设计 | 第43-45页 |
| ·可行性分析及总体方案确定 | 第43-45页 |
| ·可行性分析 | 第44页 |
| ·总体方案的确定 | 第44-45页 |
| ·主要单元电路设计 | 第45-62页 |
| ·环路滤波器的设计 | 第45-49页 |
| ·芯片的控制 | 第49-55页 |
| ·输入移位寄存器 | 第49-51页 |
| ·芯片内置VCO | 第51-52页 |
| ·其他设置 | 第52-55页 |
| ·倍频器的设计 | 第55-62页 |
| ·基本二极管倍频原理 | 第55-57页 |
| ·二极管 | 第57页 |
| ·倍频器一般特性 | 第57-58页 |
| ·倍频描述 | 第58页 |
| ·环形倍频器的设计 | 第58-62页 |
| ·PCB 设计 | 第62-64页 |
| 第五章 系统的测试与分析 | 第64-67页 |
| 第六章 结论与展望 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 攻读硕士期间研究成果 | 第71-72页 |