三分量感应测井发射与处理电路的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-15页 |
| ·课题研究的背景和意义 | 第10-11页 |
| ·国内外研究现状及发展趋势 | 第11-12页 |
| ·课题研究内容及论文结构安排 | 第12-15页 |
| 第二章 测井基本原理和总体方案设计 | 第15-24页 |
| ·概述 | 第15页 |
| ·三分量感应测井理论分析 | 第15-19页 |
| ·感应测井的基本原理 | 第15-17页 |
| ·三分量感应测井仪线圈系结构 | 第17-19页 |
| ·总体结构与技术指标分析 | 第19-23页 |
| ·三分量感应测井仪的整体结构 | 第19-21页 |
| ·测井电路的设计性能要求 | 第21-22页 |
| ·发射电路的技术指标分析 | 第22-23页 |
| ·信号采集与处理电路的技术指标分析 | 第23页 |
| ·本章小结 | 第23-24页 |
| 第三章 发射电路的设计 | 第24-41页 |
| ·电路方案设计概述 | 第24-29页 |
| ·两种设计方案对比 | 第24-25页 |
| ·整体电路结构 | 第25-26页 |
| ·主要器件选型 | 第26-29页 |
| ·硬件电路设计 | 第29-36页 |
| ·FPGA 最小硬件系统 | 第29-31页 |
| ·功率放大电路 | 第31-34页 |
| ·D 类功放原理与电路 | 第31-32页 |
| ·改进的D 类功放设计 | 第32-34页 |
| ·发射线圈及谐振电路 | 第34-35页 |
| ·开关控制电路 | 第35-36页 |
| ·通信接口电路 | 第36页 |
| ·FPGA 逻辑设计 | 第36-40页 |
| ·FPGA 的开发流程 | 第36-38页 |
| ·FPGA 功能模块设计 | 第38-39页 |
| ·FPGA 资源占用评估 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 信号采集与处理电路的设计 | 第41-62页 |
| ·总体设计方案概述 | 第41-46页 |
| ·相敏检波方案设计 | 第41-42页 |
| ·整体电路设计 | 第42-43页 |
| ·主要器件选型 | 第43-46页 |
| ·硬件电路设计 | 第46-52页 |
| ·数据采集单元电路设计 | 第46-48页 |
| ·DSP 电路与接口电路设计 | 第48-50页 |
| ·DSP 电路最小应用系统设计 | 第48-49页 |
| ·外部接口电路设计 | 第49-50页 |
| ·供电电源电路设计 | 第50-51页 |
| ·通讯电路设计 | 第51-52页 |
| ·软件开发与功能实现 | 第52-61页 |
| ·FPGA 控制单元设计 | 第52-55页 |
| ·A/D 采样控制模块 | 第52-54页 |
| ·乘累加模块 | 第54-55页 |
| ·FPGA 资源占用评估 | 第55页 |
| ·DSP 软件设计 | 第55-59页 |
| ·DSP 软件总体流程 | 第55-57页 |
| ·中断程序设计 | 第57-59页 |
| ·DSP 程序远程更新软件设计 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 第五章 电路调试结果与分析 | 第62-72页 |
| ·调试原则和实验仪器 | 第62-63页 |
| ·发射电路的调试 | 第63-65页 |
| ·电路硬件测试 | 第63页 |
| ·发射线圈的测试 | 第63-64页 |
| ·信号源的测试 | 第64-65页 |
| ·发射电路性能测试 | 第65页 |
| ·信号采集与处理电路的调试 | 第65-70页 |
| ·电路硬件测试 | 第66页 |
| ·电路的软件调试 | 第66-67页 |
| ·信号采集精度的测试 | 第67-70页 |
| ·幅度响应曲线 | 第67页 |
| ·频率响应曲线 | 第67-68页 |
| ·测井信号的采集精度 | 第68-70页 |
| ·系统的联调 | 第70页 |
| ·测试结果分析、性能评估 | 第70-71页 |
| ·本章小结 | 第71-72页 |
| 结束语 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-77页 |
| 攻读硕士期间取得的研究成果 | 第77-78页 |