基于24位定点DSP的并行乘法器的设计
| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 1 绪论 | 第11-14页 |
| ·课题的提出 | 第11页 |
| ·课题研究内容 | 第11-12页 |
| ·集成电路的设计流程 | 第12-13页 |
| ·设计工具EDA系统 | 第13-14页 |
| 2 电路原理分析 | 第14-23页 |
| ·MAC单元的工作流程 | 第15-16页 |
| ·24X24乘法器原理分析 | 第16-20页 |
| ·Booth编码阵列模块原理 | 第16-18页 |
| ·CSA加法阵列原理 | 第18-19页 |
| ·Wallace Tree结构原理 | 第19-20页 |
| ·ACC模块原理分析 | 第20-23页 |
| ·加法器原理分析 | 第20-21页 |
| ·桶型移位寄存器 | 第21页 |
| ·溢出保护逻辑 | 第21-22页 |
| ·锁存器及寄存器 | 第22-23页 |
| 3 总线设计 | 第23-24页 |
| ·地址总线 | 第23页 |
| ·双向数据总线 | 第23页 |
| ·控制总线 | 第23-24页 |
| 4 MAC特殊寄存器设计 | 第24-26页 |
| ·MAC_Spr模块端口分析 | 第24-25页 |
| ·MAC_Spr模块时钟设计 | 第25页 |
| ·MAC_Spr模块工作模式 | 第25-26页 |
| 5 Mac_cntl单元 | 第26-34页 |
| ·Mac_cntl单元端口分析 | 第26页 |
| ·Mac_cntl单元时钟设计 | 第26-27页 |
| ·Mac_cntl单元工作模式 | 第27-34页 |
| ·MACMUX信号分析 | 第27-29页 |
| ·MCO信号分析 | 第29-34页 |
| 6 乘法器电路设计 | 第34-37页 |
| ·Booth_encode单元 | 第34-35页 |
| ·Booth_encode单元端口分析 | 第34页 |
| ·Booth_encode工作模式 | 第34-35页 |
| ·Mult模块 | 第35-37页 |
| ·Mult单元端口分析 | 第35-36页 |
| ·工作模式 | 第36页 |
| ·电路结构 | 第36-37页 |
| 7 ACC电路设计 | 第37-55页 |
| ·52位加法器电路设计 | 第37-39页 |
| ·加法器模块端口分析 | 第37-38页 |
| ·加法器工作模式 | 第38-39页 |
| ·桶型移位寄存器电路设计 | 第39-45页 |
| ·移位寄存器模块端口分析 | 第40页 |
| ·移位寄存器工作模式 | 第40-45页 |
| ·溢出保护逻辑电路设计 | 第45-46页 |
| ·溢出保护模块端口分析 | 第45页 |
| ·溢出保护模块工作模式 | 第45-46页 |
| ·锁存器及寄存器电路设计 | 第46-50页 |
| ·MACP模块 | 第46-47页 |
| ·MAC模块 | 第47页 |
| ·MACRL和MZDRIVER模块 | 第47-48页 |
| ·DLATCH模块 | 第48-49页 |
| ·XYZ_DRIVER | 第49-50页 |
| ·ACC模块工作模式 | 第50-55页 |
| 8 结论 | 第55-56页 |
| 参考文献 | 第56-59页 |
| 附录A 发送仿真测试程序 | 第59-74页 |
| 在学研究成果 | 第74-75页 |
| 致谢 | 第75页 |