| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 引言 | 第8-10页 |
| ·概述 | 第8页 |
| ·本文研究内容 | 第8-9页 |
| ·本文结构 | 第9-10页 |
| 第二章 MIL-STD-1553B协议介绍 | 第10-22页 |
| ·MIL-STD-1553B协议出现背景和概述 | 第10-11页 |
| ·出现背景 | 第10页 |
| ·1553B概述 | 第10-11页 |
| ·MIL-STD-1553B协议介绍 | 第11-22页 |
| ·硬件构成 | 第11-12页 |
| ·字的类型 | 第12-17页 |
| ·消息格式 | 第17-18页 |
| ·模式指令 | 第18-22页 |
| 第三章 硬件系统 | 第22-52页 |
| ·概述 | 第22-23页 |
| ·系统的硬件结构 | 第23-38页 |
| ·本系统与敌我识别器(IFF)的接口 | 第23-26页 |
| ·UT69151 芯片介绍 | 第26-27页 |
| ·RT 的设置 | 第27-34页 |
| ·BC 结构 | 第34-38页 |
| ·CPLD 设计 | 第38-44页 |
| ·可编程逻辑器件的发展概述 | 第38-41页 |
| ·CPLD 内部逻辑设置 | 第41-44页 |
| ·TMS320VC5409 的简单介绍 | 第44-46页 |
| ·DSP引导方式 | 第46-48页 |
| ·中断 | 第48-52页 |
| 第四章 软件系统 | 第52-58页 |
| ·IFMBI 软件系统 | 第52-55页 |
| ·BC发送给 RT128 个点的正弦波 | 第55-58页 |
| 第五章 FPGA 实现 RT 端对1553B协议的处理 | 第58-66页 |
| ·FPGA 简介 | 第58-60页 |
| ·FPGA 的特点 | 第58页 |
| ·仿真工具ModelSim 介绍 | 第58-60页 |
| ·FPGA 实现RT 端对1553B协议的处理 | 第60-66页 |
| ·同步头的判断 | 第61-62页 |
| ·解码有效数据 | 第62-63页 |
| ·校验判断 | 第63-64页 |
| ·比较终端地址位和 RT 的地址是否一致 | 第64-65页 |
| ·编码 | 第65-66页 |
| 第六章 结束语 | 第66-68页 |
| ·本文工作总结 | 第66-67页 |
| ·今后工作展望 | 第67-68页 |
| 参考文献 | 第68-70页 |
| 致谢 | 第70-71页 |
| 个人简历 | 第71页 |