目录 | 第1-7页 |
图目录 | 第7-9页 |
表目录 | 第9-10页 |
摘要 | 第10-12页 |
ABSTRACT | 第12-14页 |
第一章 绪论 | 第14-21页 |
§1.1 课题背景 | 第14-17页 |
§1.2 研究动态及存在的问题 | 第17-19页 |
§1.3 主要工作 | 第19-20页 |
§1.4 论文结构 | 第20-21页 |
第二章 SoC系统约束任务流图及其建模与仿真方法 | 第21-29页 |
§2.1 CTG模型 | 第21-26页 |
§2.1.1 CTG模型的定义 | 第21-22页 |
§2.1.2 CTG描述SoC系统任务 | 第22-25页 |
§2.1.3 CTG模型的特点 | 第25-26页 |
§2.2 基于CTG的SoC系统建模与重用 | 第26-27页 |
§2.2.1 建模方法 | 第26页 |
§2.2.2 重用方法 | 第26-27页 |
§2.3 基于CTG的SoC系统仿真 | 第27-28页 |
§2.4 本章小节 | 第28-29页 |
第三章 YH-PBDE环境的系统建模与仿真工具 | 第29-37页 |
§3.1 YH-PBDE环境简介 | 第29页 |
§3.2 系统建模与仿真工具的总体结构 | 第29-30页 |
§3.3 YH-PBDE的系统建模方法 | 第30-32页 |
§3.3.1 系统建模功能的实现 | 第30-31页 |
§3.3.2 系统建模的工作流程 | 第31-32页 |
§3.4 YH-PBDE的系统仿真方法 | 第32-33页 |
§3.4.1 系统仿真功能的实现 | 第32页 |
§3.4.2 系统仿真的工作流程 | 第32-33页 |
§3.5 设计实例 | 第33-36页 |
§3.5.1 DS-AVDec结构与原理 | 第33-34页 |
§3.5.2 DS-AVDec的系统建模 | 第34-35页 |
§3.5.3 DS-AVDec的系统仿真 | 第35-36页 |
§3.6 本章小节 | 第36-37页 |
第四章 CDMA移动台基带芯片概论 | 第37-45页 |
§4.1 相关知识介绍 | 第37-40页 |
§4.1.1 CDMA技术 | 第37页 |
§4.1.2 CDMA移动台基带芯片的结构 | 第37-38页 |
§4.1.3 Qualcomm产品介绍 | 第38-40页 |
§4.1.4 国内的情况 | 第40页 |
§4.2 CDMA移动台基带芯片系统建模与仿真方法 | 第40-44页 |
§4.2.1 已有的方法 | 第40-41页 |
§4.2.2 本文的方法 | 第41-44页 |
§4.3 本章小节 | 第44-45页 |
第五章 CDMA移动台基带信号处理算法研究 | 第45-64页 |
§5.1 概述 | 第45页 |
§5.2 反向信道编码与调制 | 第45-53页 |
§5.2.1 CRC编码器 | 第46-48页 |
§5.2.2 卷积编码器 | 第48-50页 |
§5.2.3 重复编码器 | 第50-51页 |
§5.2.4 交织编码器 | 第51-52页 |
§5.2.5调制器 | 第52-53页 |
§5.3 前向信道解码与解调 | 第53-63页 |
§5.3.1 解调器 | 第54-55页 |
§5.3.2 解交织解码器 | 第55-57页 |
§5.3.3 去重复解码器 | 第57-58页 |
§5.3.4 维特比解码器 | 第58-61页 |
§5.3.5 帧质量检测器 | 第61-63页 |
§5.4 本章小节 | 第63-64页 |
第六章 基于YH-PBDE的CDMA基带芯片系统建模与仿真 | 第64-72页 |
§6.1 系统建模的准备工作 | 第64-66页 |
§6.1.1 CDMA移动台基带芯片结构 | 第64页 |
§6.1.2 CDMA移动台基带信号处理 | 第64-65页 |
§6.1.3 MP3解码 | 第65-66页 |
§6.2 CDMA移动台基带芯片的系统建模 | 第66-67页 |
§6.3 CDMA移动台基带芯片的系统仿真 | 第67-72页 |
§6.3.1 系统仿真方法 | 第67-68页 |
§6.3.2 仿真平台的构建 | 第68-70页 |
§6.3.3 仿真结果与性能分析 | 第70-72页 |
第七章 结束语 | 第72-74页 |
§7.1 本文工作的总结 | 第72页 |
§7.2 今后相关的工作 | 第72-74页 |
致谢 | 第74-75页 |
附录A:攻读硕士期间发表的论文 | 第75-76页 |
附录B:攻读硕士期间参加的科研项目 | 第76-77页 |
参考文献 | 第77-79页 |