摘要 | 第1-8页 |
目录 | 第8-10页 |
第一章 绪论 | 第10-16页 |
·数字信号处理(DSP)的发展现状 | 第10-12页 |
·高速FFT处理器的发展现状 | 第12-14页 |
·本论文的研究意义和研究内容 | 第14-16页 |
·本论文的研究意义 | 第14页 |
·本论文的研究内容 | 第14-16页 |
第二章 快速傅立叶变换的算法 | 第16-27页 |
·离散傅立叶变换 | 第16-19页 |
·离散傅立叶变换 | 第17-18页 |
·DFT窗和DFT分辨率 | 第18-19页 |
·FFT算法 | 第19-25页 |
·DFT和FFT的运算量 | 第19-20页 |
·按时域抽取FFT和按频率抽取FFT | 第20-22页 |
·基-2按时域抽取FFT | 第22-25页 |
·FFT算法选择 | 第25页 |
·本章小结 | 第25-27页 |
第三章 高速实时FFT处理器的算法结构设计和Matlab系统仿真 | 第27-45页 |
·定点、浮点和块浮点FFT | 第27-36页 |
·FFT对称乒乓RAM结构 | 第36-30页 |
·FFT流水线结构 | 第30-31页 |
·有限字长的约束和溢出控制 | 第31-32页 |
·溢出控制处理 | 第32-33页 |
·可配置的FFT处理器 | 第33-35页 |
·旋转因子的计算 | 第35-36页 |
·Matlab的系统仿真 | 第36-43页 |
·本章小结 | 第43-45页 |
第四章 FFT处理器的电路设计 | 第45-70页 |
·高性能处理器的系统结构 | 第45-46页 |
·蝶形运算模块 | 第46-57页 |
·蝶形运算核 | 第46-48页 |
·16bits×16bits乘法器电路设计 | 第48-57页 |
·乘法器的总体结构 | 第48-49页 |
·Booth编码模块 | 第49-50页 |
·部分积产生(PPG) | 第50-52页 |
·部分积压缩(PPR) | 第52-56页 |
·4:2乘法器的仿真 | 第56-57页 |
·溢出控制电路和数据处理电路 | 第57-60页 |
·数据溢出控制 | 第57-58页 |
·溢出控制判决电路 | 第58-59页 |
·RAM输出数据处理电路 | 第59-60页 |
·地址产生模块 | 第60-64页 |
·蝶形核输入数据地址和回写地址产生模块 | 第60-62页 |
·旋转因子地址产生 | 第62-64页 |
·整序模块电路设计 | 第64-65页 |
·控制模块电路设计 | 第65-66页 |
·端口控制模块 | 第66-68页 |
·其它模块 | 第68页 |
·系统仿真 | 第68-69页 |
·本章小结 | 第69-70页 |
第五章 FFT处理器的FPGA实现 | 第70-78页 |
·FPGA的发展 | 第70页 |
·FFT处理器的FPGA实现策略 | 第70-71页 |
·实现工具 | 第70-71页 |
·Xilinx公司Virtex-Ⅱ MB开发板主要特征 | 第71页 |
·编译与实现 | 第71-73页 |
·综合结果 | 第73-74页 |
·测试 | 第74-77页 |
·本章小结 | 第77-78页 |
第六章 小结与展望 | 第78-81页 |
·论文小结 | 第78-79页 |
·展望 | 第79-81页 |
参考文献 | 第81-84页 |
致谢 | 第84页 |