通信协议转换逻辑的设计与实现
第一章 绪论 | 第1-13页 |
·课题背景与来源 | 第7-8页 |
·课题研究内容及意义 | 第8-9页 |
·设计思路和实现目标 | 第9-11页 |
·论文的工作和论文章节安排 | 第11-13页 |
第二章 通信协议转换逻辑简介 | 第13-21页 |
·通信协议转换逻辑的功能 | 第13-16页 |
·通信协议转换逻辑的系统结构 | 第14页 |
·通信协议转换逻辑的功能概述 | 第14-16页 |
·C5 DCP信元格式 | 第16-18页 |
·Rainier 4GS3信元格式 | 第18-19页 |
·小结 | 第19-21页 |
第三章 上行处理模块的设计 | 第21-43页 |
·通信协议转换逻辑的模块划分 | 第21-23页 |
·接收处理模块 | 第23-31页 |
·接收处理流程 | 第24-26页 |
·接收处理的结构设计 | 第26-28页 |
·接收处理的状态机 | 第28-31页 |
·发送处理模块 | 第31-34页 |
·发送处理的结构设计 | 第31-33页 |
·发送处理的状态机 | 第33-34页 |
·信元内部位置调整逻辑设计 | 第34-36页 |
·信元数据位置调整规则 | 第34-35页 |
·信元位置转换模块的结构设计 | 第35-36页 |
·UTOPIA接口模块设计 | 第36-40页 |
·C5端UTOPIA接口模块 | 第37-38页 |
·Rainier端UTOPIA接口模块 | 第38-40页 |
·小结 | 第40-43页 |
第四章 通信协议转换逻辑的线速设计 | 第43-59页 |
·线速设计的目标 | 第43页 |
·线速设计的思路和实现方法 | 第43-44页 |
·接收预处理模块 | 第44-48页 |
·接收重组处理模块 | 第48-50页 |
·高速电路设计体会 | 第50-58页 |
·缩短关键路径 | 第52-56页 |
·流水线设计 | 第56-58页 |
·小结 | 第58-59页 |
第五章 系统仿真与验证 | 第59-77页 |
·仿真 | 第59-69页 |
·仿真的模型 | 第60-64页 |
·仿真的结构划分 | 第64-65页 |
·仿真的策略和实例 | 第65-69页 |
·系统的FPGA实现 | 第69-76页 |
·Xilinx设计流程 | 第69-71页 |
·系统的综合 | 第71-74页 |
·系统验证 | 第74-76页 |
·小结 | 第76-77页 |
第六章 结束语 | 第77-79页 |
致谢 | 第79-81页 |
参考文献 | 第81-82页 |