摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-18页 |
·引言 | 第8页 |
·光纤通信系统简介 | 第8-12页 |
·光纤通信的发展及应用 | 第8-9页 |
·光纤通信系统的基本组成及其主要作用 | 第9-12页 |
·可编程逻辑器件简介 | 第12-17页 |
·可编程逻辑器件的发展 | 第12-13页 |
·FPGA及CPLD器件的选择 | 第13-14页 |
·可编程逻辑器件开发平台及开发过程 | 第14-16页 |
·利用VHDL设计硬件电路的优点 | 第16页 |
·使用可编程逻辑器件的必要性 | 第16-17页 |
·本论文的主要研究内容 | 第17-18页 |
2 基于CPLD的数字光纤通信系统的总体设计 | 第18-26页 |
·系统总体设计思路 | 第18-19页 |
·系统工作介绍 | 第19-22页 |
·可编程逻辑器件的设计 | 第22-25页 |
·CPLD的选型 | 第22-23页 |
·CPLD电路的设计 | 第23-25页 |
·本章小结 | 第25-26页 |
3 基于CPLD的数字光纤通信系统软件的设计与仿真 | 第26-42页 |
·PCM编译码 | 第26-28页 |
·PCM编译码模块的设计 | 第26-27页 |
·软件仿真 | 第27-28页 |
·时分复用数字信号源 | 第28-30页 |
·数字信号源的分析与设计 | 第28-29页 |
·软件仿真 | 第29-30页 |
·5B6B编译码 | 第30-35页 |
·5B6B编译码方案的确定 | 第30-32页 |
·5B6B编译码的分析与设计 | 第32-33页 |
·变换时钟的设计与实现 | 第33页 |
·软件仿真 | 第33-35页 |
·位同步提取 | 第35-37页 |
·位同步提取的分析与设计 | 第35-36页 |
·软件仿真 | 第36-37页 |
·帧同步提取 | 第37-39页 |
·帧同步提取的分析与设计 | 第37-39页 |
·软件仿真 | 第39页 |
·数字分接的分析与软件设计 | 第39-41页 |
·本章小结 | 第41-42页 |
4 基于CPLD的数字光纤通信系统硬件的设计与实现 | 第42-50页 |
·音频接口电路 | 第42-44页 |
·接口器件介绍 | 第42-43页 |
·硬件实现 | 第43-44页 |
·信号放大电路的设计与实现 | 第44-45页 |
·PCM编译码电路 | 第45-48页 |
·PCM编译码器介绍 | 第46页 |
·硬件实现 | 第46-48页 |
·CPLD外围电路的设计与实现 | 第48页 |
·电源部分的设计与实现 | 第48-49页 |
·本章小结 | 第49-50页 |
5 系统的调试及优化 | 第50-56页 |
·CPLD顶层GDF输入图 | 第50-51页 |
·CPLD程序下载及系统联调 | 第51-53页 |
·实现中的问题及优化 | 第53-54页 |
·调试结果及分析 | 第54-55页 |
·本章小结 | 第55-56页 |
6 全文总结与展望 | 第56-58页 |
·全文总结 | 第56页 |
·改进与展望 | 第56-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-61页 |
攻读硕士论文期间发表的论文 | 第61页 |