伪码调相中断连续波雷达的信号处理系统设计及FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-15页 |
·课题研究背景 | 第8-9页 |
·伪码调相中断连续波雷达的关键技术 | 第9-13页 |
·本文的主要工作和内容安排 | 第13-15页 |
2 伪码调相中断连续波雷达的波形分析 | 第15-26页 |
·伪随机码信号分析 | 第15-19页 |
·伪随机码信号定义 | 第15-16页 |
·最佳二进制序列 | 第16-17页 |
·最大长度序列 | 第17-19页 |
·伪码调相中断连续波雷达的回波模型 | 第19-20页 |
·伪码调相中断连续波信号的模糊函数分析 | 第20-25页 |
·模糊函数定义及模糊图绘制方法 | 第21-23页 |
·伪随机码模糊图 | 第23-24页 |
·伪码调相中断连续波雷达信号模糊图 | 第24-25页 |
·本章小结 | 第25-26页 |
3 信号处理算法设计及仿真 | 第26-46页 |
·信号处理系统结构 | 第26-27页 |
·数字下变频(DDC) | 第27-30页 |
·数字下变频原理 | 第27-29页 |
·数字下变频仿真结果 | 第29-30页 |
·杂波抑制 | 第30-35页 |
·杂波抑制原理 | 第30-31页 |
·MTI滤波器设计 | 第31-34页 |
·杂波抑制仿真结果 | 第34-35页 |
·脉冲压缩及旁瓣抑制 | 第35-39页 |
·脉冲压缩 | 第35-36页 |
·旁瓣抑制 | 第36-37页 |
·失配滤波器设计 | 第37-38页 |
·脉冲压缩仿真结果 | 第38-39页 |
·距离门重排和多普勒滤波 | 第39-40页 |
·距离门重排 | 第39页 |
·多普勒滤波 | 第39-40页 |
·距离门重排及多普勒滤波仿真结果 | 第40页 |
·功率谱估计 | 第40-45页 |
·功率谱密度定义 | 第40-41页 |
·改进的周期图法功率谱估计 | 第41-45页 |
·本章小结 | 第45-46页 |
4 信号处理系统FPGA实现 | 第46-61页 |
·信号处理系统硬件平台 | 第46-49页 |
·硬件平台资源 | 第46-47页 |
·FPGA简介 | 第47-48页 |
·FPGA开发流程 | 第48-49页 |
·信号处理系统FPGA实现 | 第49-59页 |
·系统框架设计 | 第49-50页 |
·数字下变频模块 | 第50-52页 |
·杂波抑制模块 | 第52-53页 |
·脉冲压缩模块 | 第53-54页 |
·多普勒滤波模块 | 第54-55页 |
·距离门重排模块 | 第55-56页 |
·FFT模块 | 第56-59页 |
·系统测试 | 第59-60页 |
·本章小结 | 第60-61页 |
5 伪码调相中断连续波雷达的多普勒补偿 | 第61-74页 |
·多普勒补偿的原理 | 第61-62页 |
·多普勒补偿的方法 | 第62-70页 |
·传统多支路多普勒补偿法 | 第62-63页 |
·基于相位矫正的多普勒补偿法 | 第63-64页 |
·伪码调相中断连续波雷达多普勒补偿方法 | 第64-70页 |
·多普勒补偿的FPGA设计验证 | 第70-73页 |
·多普勒补偿的FPGA实现框图 | 第70-71页 |
·多普勒补偿的FPGA实现测试结果 | 第71-73页 |
·本章小结 | 第73-74页 |
6 总结 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |
攻读硕士期间发表的论文和参与的项目 | 第79页 |