摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·概述 | 第7-8页 |
·模数转换器的应用领域以及发展趋势 | 第8-10页 |
·论文结构 | 第10-11页 |
第二章 超高速模数转换器性能指标和结构 | 第11-31页 |
·概述 | 第11-12页 |
·模数转换器的性能指标 | 第12-19页 |
·静态参数(Static Parameters, SP) | 第12-15页 |
·频域动态参数(Frequency-Domain Dynamic Parameters,FDDP) | 第15-17页 |
·时域动态参数(Time-Domain Dynamic Parameters,TDDP) | 第17-18页 |
·其它参数 | 第18-19页 |
·超高速模数转换器的结构 | 第19-28页 |
·全并行结构(Full Flash) | 第20-21页 |
·传统两步式结构(Traditional Two Step) | 第21-22页 |
·多级结构(Multi-step ADC) | 第22-23页 |
·流水线结构(Pipeline ADC) | 第23-24页 |
·折叠结构(Folding) | 第24-26页 |
·插值技术(Interpolation) | 第26-27页 |
·时间交叉(Time-Interleaved) | 第27-28页 |
·超高速模数转换器设计的问题 | 第28-29页 |
·本章小结 | 第29-31页 |
第三章 一种4 位2GS/S FLASH A/D转换器设计及组合应用设计 | 第31-55页 |
·概述 | 第31页 |
·系统模块设计 | 第31-51页 |
·电阻分压网络 | 第32-33页 |
·比较器电路的设计 | 第33-48页 |
·本文比较器失调电压分析 | 第36-37页 |
·锁存比较器原理 | 第37-38页 |
·前置运算放大器设计 | 第38-41页 |
·再生锁存比较器设计 | 第41-44页 |
·输出锁存级设计 | 第44-45页 |
·完整比较器仿真 | 第45-48页 |
·编码电路设计 | 第48-51页 |
·温度计码转独热码编码电路 | 第50页 |
·独热码转二进制码编码电路 | 第50-51页 |
·组合应用设计 | 第51-53页 |
·本章小结 | 第53-55页 |
第四章 电路系统的仿真与版图设计 | 第55-63页 |
·电路系统的仿真 | 第55-59页 |
·版图设计 | 第59-62页 |
·高速高精度混合信号设计原则 | 第59-60页 |
·ADC版图布局和设计 | 第60-62页 |
·本章小结 | 第62-63页 |
第五章 总结 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-70页 |
科研项目 | 第70-71页 |